找回密码
 注册
搜索
楼主: yudehong

[讨论] 请教关于gpio,信号线等串联的小电阻的作用

[复制链接]
发表于 2009-7-25 12:27:45 | 显示全部楼层
受教了!!!!!!!!!!!!!!
点评回复

使用道具 举报

发表于 2009-7-25 14:20:02 | 显示全部楼层
开卷有益
点评回复

使用道具 举报

发表于 2009-7-25 16:52:29 | 显示全部楼层
[em02]学习了
点评回复

使用道具 举报

发表于 2009-7-26 00:08:44 | 显示全部楼层
[em01]
点评回复

使用道具 举报

发表于 2009-7-30 08:45:14 | 显示全部楼层
以下是引用wanshi222在2008-8-12 22:15:24的发言:
在高速信号线上,经常看到串了个小电阻,在LAYOUT时,应该将此电阻放在信号的源端(CPU端)还是信号的终端啊?看到过centrality GPS公版方案,是放在源端的,但也看到一些电路是放在终端的,请版主指点下,给点理论支持!

个人认为是源端的好[em01]
点评回复

使用道具 举报

发表于 2009-8-11 22:52:35 | 显示全部楼层
学习了!
点评回复

使用道具 举报

发表于 2009-8-12 09:46:33 | 显示全部楼层
一般的做法是在信号源端串小电阻,在信号终端并一个小电阻。
在信号源端串一个小电阻,没有公式的理论:一般传输线的特征阻抗为50欧姆左右,而TTL电路输出电阻大概为13欧姆左右,在源端串一个33欧姆的电子,13+33=46大致和50相当,这样就可以抑制从终端反射回来的信号 再次反射。
在信号接收终端并一个小电阻,没有公式的理论: 若信号接收端的输入阻抗很大,所以并接一个51欧姆的电阻,电阻另一端接参考地,以抑制信号终端反射。

信号接收终端串接电阻,从抑制信号反射的角度考虑,只有终端输入的电阻小于50欧姆。但IC设计时,考虑到接收能量,不会将接收端的收入电阻设计得小。
点评回复

使用道具 举报

发表于 2009-8-12 09:49:59 | 显示全部楼层
在信号线上传一个电阻,可能还有一个用途:ESD。
如在USB接口上,靠USB PORT端 的D+和D-上串一个小电阻,如10欧姆。就是因为USB PORT端的ESD过不了
点评回复

使用道具 举报

发表于 2009-8-18 16:21:36 | 显示全部楼层
谢谢分享经验!
点评回复

使用道具 举报

发表于 2009-9-26 10:32:59 | 显示全部楼层
[em01][em01][em01][em01]
点评回复

使用道具 举报

发表于 2009-9-26 17:20:13 | 显示全部楼层
学习了5#![em01]
点评回复

使用道具 举报

发表于 2009-9-26 21:55:07 | 显示全部楼层
神啊神啊神!
点评回复

使用道具 举报

发表于 2009-9-27 14:01:26 | 显示全部楼层
借楼主帖子学习一下了!
点评回复

使用道具 举报

发表于 2009-9-27 14:19:45 | 显示全部楼层
[em12]
点评回复

使用道具 举报

发表于 2011-6-15 00:01:33 | 显示全部楼层
谢谢分享~更清楚了~
点评回复

使用道具 举报

发表于 2011-6-16 00:56:34 | 显示全部楼层
以下是引用zdbz在2008-5-13 14:04:00的发言:
如果是高速信号线上串小电阻,那就应该是终端阻抗匹配。
如果是GPIO口上串了小电阻,很可能是抗小能量电压脉冲的。
简单的例子:一个串口通讯的提示信号,当接上串口时,因为瞬间的插拔产生了一个很窄的电压脉冲,如果这个脉冲直接打到GPIO口,很可能打坏芯片,但是串了一个小电阻,很容易把能力给消耗掉。
如果脉冲是5mA 5.1V,那么过了30ohm后就是5v左右了。。。。。

用在GPIO口上,除了这个保护功能之外,还有一个可能就是便于测试和兼容设计了。
点评回复

使用道具 举报

高级模式
B Color Image Link Quote Code Smilies

本版积分规则

Archiver|手机版|小黑屋|52RD我爱研发网 ( 沪ICP备2022007804号-2 )

GMT+8, 2024-11-25 21:45 , Processed in 0.047606 second(s), 13 queries , Gzip On.

Powered by Discuz! X3.5

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表