找回密码
 注册
搜索
楼主: simple_happy

[讨论] 谁能帮忙解释一下这个PMOS问题

[复制链接]
发表于 2011-4-1 01:18:13 | 显示全部楼层
我猜想这个CMOS管应该是耗尽形的,这样才会有G极在float状态下导通。
点评回复

使用道具 举报

发表于 2011-5-13 16:32:07 | 显示全部楼层
我晕倒啊[em01]
点评回复

使用道具 举报

发表于 2011-5-24 13:26:39 | 显示全部楼层
是导通的,应该Q里面有一个导通的二极管
点评回复

使用道具 举报

发表于 2012-2-3 18:18:41 | 显示全部楼层
学习。。。。。
点评回复

使用道具 举报

发表于 2012-2-17 15:00:50 | 显示全部楼层
以下是引用guzhoumingyue在2011-4-4 1:29:36的发言:
<img src="attachments/dvbbs/2011-4/2011441304924106.jpg" border="0" onclick="zoom(this)" onload="if(this.width>document.body.clientWidth*0.5) {this.resized=true;this.width=document.body.clientWidth*0.5;this.style.cursor='pointer';} else {this.onclick=null}" alt="" />

装13啊你
点评回复

使用道具 举报

发表于 2012-2-17 14:50:06 | 显示全部楼层
装13啊你
点评回复

使用道具 举报

发表于 2012-2-24 16:16:05 | 显示全部楼层
TTL电平悬空默认为高电平,
CMOS则不一样了。MOS电平输入阻抗可达到10的10次方。原则上讲是不允许悬空的;所以此结果就是一个随机值。跟G级附近的电磁环境影响很大。
仿真软件是默认悬空为低了
点评回复

使用道具 举报

发表于 2012-6-11 19:12:58 | 显示全部楼层
或者说5V对GS间等效电容充电,导致VGS于一定值,PMOS导通
点评回复

使用道具 举报

发表于 2012-6-11 19:10:07 | 显示全部楼层
pmos不是当VGS小于一定值的时候导通么,适用于源极接VCC的设计,所以你源及接VCC,然后不知道那位很NB的哥们是不是说的悬空相当于导通状态啊?
点评回复

使用道具 举报

发表于 2012-8-4 17:58:56 | 显示全部楼层
CMOS器件,输入阻抗很大(MOHM级别的),是不允许悬空的,周围的电磁环境影响,很小的电流就会产生高压损毁器件的;
点评回复

使用道具 举报

高级模式
B Color Image Link Quote Code Smilies

本版积分规则

Archiver|手机版|小黑屋|52RD我爱研发网 ( 沪ICP备2022007804号-2 )

GMT+8, 2024-11-27 21:23 , Processed in 0.051521 second(s), 15 queries , Gzip On.

Powered by Discuz! X3.5

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表