找回密码
 注册
搜索
查看: 1140|回复: 0

[资料] 射頻積體電路之靜電放電防護設計

[复制链接]
发表于 2006-1-25 22:27:00 | 显示全部楼层 |阅读模式
射頻積體電路之靜電放電防護設計
【文件名】:06125@52RD_LCTank_TESDA_Jun_1135166518.pdf
【格 式】:pdf
【大 小】:1379K
【简 介】:
【目 录】:



篇論文利用阻抗隔絕技術來設計射頻積體電路之靜電放電防護電路。利用電感電容槽(LC-tank)共振在所選定之工作頻率,靜電放電防護元件在低雜訊放大器(low noise amplifier, LNA)的射頻輸入點所造成的阻抗(主要為寄生電容)可以被阻隔。因此,射頻低雜訊放大器可以成功地與本論文所提出的阻抗隔絕技術共同設計,以達成同時擁有優異射頻性能與高靜電放電耐受度的目標。本論文量測應用阻抗隔絕技術的靜電放電防護電路之功率增益(power gain, S21)與雜訊指數(noise figure, NF),並與傳統使用雙二極體的靜電放電防護架構進行比較。應用此阻抗隔絕技術進行靜電放電防護設計之低雜訊放大器已實作於0.25微米金氧半製程。此阻抗隔絕技術可有效地改善5.2-GHz低雜訊放大器之人體放電模式(human-body-model, HBM)靜電放電耐受度,使其達到五千伏特,並使機械放電模式(machine-model, MM)提升至三百伏特。此阻抗隔絕技術在更高的射頻工作頻段中,將具有更佳的靜電放電防護效用。

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?注册

×
高级模式
B Color Image Link Quote Code Smilies

本版积分规则

Archiver|手机版|小黑屋|52RD我爱研发网 ( 沪ICP备2022007804号-2 )

GMT+8, 2024-11-26 00:45 , Processed in 0.059106 second(s), 18 queries , Gzip On.

Powered by Discuz! X3.5

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表