找回密码
 注册
搜索
查看: 1014|回复: 4

[资料] 神达电脑PCB设计规范

[复制链接]
发表于 2007-11-17 20:01:41 | 显示全部楼层 |阅读模式
台湾神达电脑PCB设计规范!!!
【文件名】:071117@52RD_台湾神达电脑集团pcb设计规范.pdf
【格 式】:pdf
【大 小】:649K
【简 介】:
【目 录】:


本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?注册

×
发表于 2007-11-21 16:06:43 | 显示全部楼层
又要錢
点评回复

使用道具 举报

发表于 2007-11-23 11:38:49 | 显示全部楼层
没钱了!~~[em07]
点评回复

使用道具 举报

发表于 2009-3-15 17:58:12 | 显示全部楼层
以下是引用wanwans在2007-11-23 11:38:49的发言:
没钱了!~~[em07]

DD2信号分成以下几组:
1〉CLK SIGNAL  
2〉DDR2 Data Group Signals(DQ、DQS、DM)
3〉DDR2 Control Group Signals(SCS#, SCKE, SODT)
4〉DDR2 Command Group Signals(SMA, SBS, SRAS#, SCAS#, SWE#)  
5〉Miscellaneous DDR2 Signals

以上各组DDR信号,除了第五组没有长度匹配方面的要求外,其它都有!说明如下:


A>Clock Group Signal Length Matching Requirements:
SCLK[X] = SCLK#[X] ± 10 mils; where X = 0 – 5,即每对差分clk之间的差值不大于10mil;
0 mils <(SCLK/SCLK#[x]max – SCLK/SCLK#[x]min) <100 mils,即各对差分clk之间的差值不大于100mil。

B>DDR2 Data Group Signals(DQ、DQS、DM)Length Matching Requirements:
SDQS[X] = SDQS#[X] ±10 mils; where X = 0 – 7
[(SDQ/SDM)max – 25 mils] (SDQ/SDM) (SDQ/SDM)max
(SCLK/SCLK#[2:0]min – 2.0") DQS/DQS# (SCLK/SCLK#[2:0]max + 1.5")

C〉Control to Clock Length Matching Requirements:
(SCLK/SCLK#[X] – 1.3")< Control <(SCLK/SCLK#[X] – 1.20")

D>Command to Clock Length Matching Requirements:
(SCLK/SCLK#[X]max – 2.0")

本文来自:我爱研发网(52RD.com) 详细出处:http://www.52rd.com/bbs/Detail_RD.BBS_40305_58_1_5.html
点评回复

使用道具 举报

发表于 2009-4-9 19:48:56 | 显示全部楼层
还不错吧。Thanks for share!
点评回复

使用道具 举报

高级模式
B Color Image Link Quote Code Smilies

本版积分规则

Archiver|手机版|小黑屋|52RD我爱研发网 ( 沪ICP备2022007804号-2 )

GMT+8, 2024-6-29 04:28 , Processed in 0.051178 second(s), 18 queries , Gzip On.

Powered by Discuz! X3.5

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表