找回密码
 注册
搜索
查看: 2259|回复: 8

[讨论] 蛇形走线

[复制链接]
发表于 2007-5-8 14:06:06 | 显示全部楼层 |阅读模式
请问各位大侠,蛇形走在什么时候需要用到?谢谢!
发表于 2007-5-11 11:23:03 | 显示全部楼层
作延迟线,匹配等等~
点评回复

使用道具 举报

发表于 2007-5-11 17:58:31 | 显示全部楼层
顶顶吧
点评回复

使用道具 举报

发表于 2007-5-12 18:28:28 | 显示全部楼层
蛇形走线主要是用在信号完整性方面,比如sdram的数据线,地址线,要求尽可能的等长,而在实际布局中,IC的PIN脚有近远之分,这时近处的PIN脚的布线就可以使用蛇形走线。另外还有些情况是利用蛇形走线所带来的电感的作用,一般使用在高频。
点评回复

使用道具 举报

发表于 2007-5-13 08:56:14 | 显示全部楼层
主要作用是两个:延时,然后是缓解信号上升沿(下降沿).
点评回复

使用道具 举报

发表于 2007-5-14 20:29:20 | 显示全部楼层
这是从新手区看到的一篇文章,不是我写的。作者写得极为专业,不同于一般的行家,我这样推荐是因为它涉及到蛇形线的负面影响:线之间的耦合引起信号提前到达,很少有书籍提到这个。郑重向大家推荐。l里面的图片我也没有看到,大家凑和着看吧


蛇形线是Layout中经常使用的一类走线方式。其主要目的就是为了调节延时,满足系统时序设计要求。设计者首先要有这样的认识:蛇形线会破坏信号质量,改变传输延时,布线时要尽量避免使用。但实际设计中,为了保证信号有足够的保持时间,或者减小同组信号之间的时间偏移,往往不得不故意进行绕线。那么,蛇形线对信号传输有什么影响呢?走线时要注意些什么呢?其中最关键的两个参数就是平行耦合长度(Lp)和耦合距离(S)。很明显,信号在蛇形走线上传输时,相互平行的线段之间会发生耦合,呈差模形式,S越小,Lp越大,则耦合程度也越大。可能会导致传输延时减小,以及由于串扰而大大降低信号的质量。
下面是给Layout工程师处理蛇形线时的几点建议:
1. 尽量增加平行线段的距离(S),至少大于3H,H指信号走线到参考平面的距离。通俗的说就是绕大弯走线,只要S足够大,就几乎能完全避免相互的耦合效应。2. 减小耦合长度Lp,当两倍的Lp延时接近或超过信号上升时间时,产生的串扰将达到饱和。
3. 带状线(Strip-Line)或者埋式微带线(Embedded Micro-strip)的蛇形线引起的信号传输延时小于微带走线(Micro-strip)。理论上,带状线不会因为差模串扰影响传输速率。4. 高速以及对时序要求较为严格的信号线,尽量不要走蛇形线,尤其不能在小范围内蜿走线。
5. 可以经常采用任意角度的蛇形走线,如图1-8-20中的C结构,能有效的减少相互间的耦合。6. 高速PCB设计中,蛇形线没有所谓滤波或抗干扰的能力,只可能降低信号质量,所以只作时序匹配之用而无其它目的。
7. 有时可以考虑螺旋走线的方式进行绕线,仿真表明,其效果要优于正常的蛇形走线。
点评回复

使用道具 举报

发表于 2007-5-14 20:38:03 | 显示全部楼层
我想询问一下上面第2点和第7点,请大家赐教
点评回复

使用道具 举报

发表于 2007-5-15 18:18:52 | 显示全部楼层
我之前发过一次,不知道为什么没有。
蛇形走线一般用在信号的完整性上,举个例子:CPU和SDRAM之间的数据线和地址线往往都要求等长处理,但在layout的过程中芯片PIN脚位置有远近之分,这时就用蛇形走线来让近的PIN脚和远的PIN脚的走线等长。
还有些情况是利用蛇形走线的电感特性,一般是大电流或高频时使用。
点评回复

使用道具 举报

发表于 2007-5-29 09:29:13 | 显示全部楼层
受益匪浅,感谢无私奉献
点评回复

使用道具 举报

高级模式
B Color Image Link Quote Code Smilies

本版积分规则

Archiver|手机版|小黑屋|52RD我爱研发网 ( 沪ICP备2022007804号-2 )

GMT+8, 2024-10-6 22:33 , Processed in 0.044927 second(s), 16 queries , Gzip On.

Powered by Discuz! X3.5

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表