找回密码
 注册
搜索
查看: 608|回复: 0

[讨论] 求助

[复制链接]
发表于 2006-12-19 11:26:18 | 显示全部楼层 |阅读模式
我现在希望可以用FPGA里面的in-system memory content editor 来代替ARM来调试硬件部分:我现在的方法是:首先,通过宏功能模块例化一个模块,带in-system memory content editor 的。第二:跟我所需要的器件相连接。引脚功能都分配的很好  没有任何问题 。第三:用quartus来仿真的时候,发现FPGA的各个引脚的输出都是0,好像我例化的存储器里面没内容似的
请这方面的高手给一下见解,谢谢拉 先!
高级模式
B Color Image Link Quote Code Smilies

本版积分规则

Archiver|手机版|小黑屋|52RD我爱研发网 ( 沪ICP备2022007804号-2 )

GMT+8, 2024-9-29 18:30 , Processed in 0.043605 second(s), 16 queries , Gzip On.

Powered by Discuz! X3.5

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表