找回密码
 注册
搜索
查看: 975|回复: 3

[讨论] 有关上拉电阻影响问题

[复制链接]
发表于 2006-10-12 08:35:00 | 显示全部楼层 |阅读模式
参考设计上Camera的I2C总线上拉2.2k电阻到2.6v的电源MSMP,有必要把上拉电阻改为10k来减少基底的漏电流吗。上拉电阻变大会有什么影响?  对信号的延迟影响大吗(摄像头)?
发表于 2006-10-13 17:19:00 | 显示全部楼层
对信号的延迟肯定是会有影响的,我在以前的设计中也注意到了这个问题.做过这样的尝试,没有发现异常,后来咨询过芯片厂商,他们认为最好是按照参考设计来做,给出的理由有两点:其中第一点就是LZ你所说的会对信号产生延迟,防止波形的上升沿比较缓慢;另外一个也是最主要的原因,要保证信号的驱动能力,上拉电阻过大,驱动有可能不足.
点评回复

使用道具 举报

发表于 2006-10-16 20:10:00 | 显示全部楼层
上拉电阻的确定主要看自身功耗的限制,以及目标负载的容忍范围。如果带容性负载就要格外小心。如果是驱动mosfet的栅极就要注意mos管的开启时间,开启时间过长mos管的开关功耗会增加
点评回复

使用道具 举报

发表于 2006-10-17 09:46:00 | 显示全部楼层
二楼说的有点问题,加强上拉是加快信号的上升沿,使上升沿变陡,有可能出现上冲。如果上拉加的太大,会使下降沿变缓,影响时序。
      加上拉一般是两个目的,一是加快信号的上升沿,二是增大带负载能力
点评回复

使用道具 举报

高级模式
B Color Image Link Quote Code Smilies

本版积分规则

Archiver|手机版|小黑屋|52RD我爱研发网 ( 沪ICP备2022007804号-2 )

GMT+8, 2025-1-6 18:56 , Processed in 0.046764 second(s), 16 queries , Gzip On.

Powered by Discuz! X3.5

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表