找回密码
 注册
搜索
查看: 2104|回复: 8

[资料] 传输线理论试题,串扰理论试题,系统时序试题及参考答案!

[复制链接]
发表于 2006-9-16 11:08:00 | 显示全部楼层 |阅读模式
二.       目前需要设计一块电路板,其中内层上要走两种特性阻抗的传输线,一种为特性阻抗值
为60欧姆的传输线,另一种为特性阻抗值为30欧姆的传输线。已知PCB板的内层走线最小宽度为4mil,假设介质介电常数为4.3,铜线厚度为1.32mil,信号层到两边参考平面的高度相同。(每小题6分)

三. 串扰是高速电路设计中必须考虑的一个问题,特别是对于相距很近的平行线中,在通常情况下,也可以从厂家提供的前向串扰系数(Kf)和后向串扰系数(Kb)得到具体大小的前后串扰值(Vf=Kf*L*Vm/Tr , Vb(tp>tr/2)=Kb*Vm ,Vb(tp<tr/2)=2Tpd*L*Vm/Tr*Kb)其中Vf 和 Vb 为串扰电压,Vm为干扰线最大电压 , L为串扰部分传输线长度)。下面是一工程师设计的电路走线图,按下面的要求,分析一下电路的串扰。(35分)

【文件名】:06916@52RD_传输线理论试题.doc
【格 式】:doc
【大 小】:490K
【简 介】:
【目 录】:


本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?注册

×
发表于 2007-8-25 23:24:00 | 显示全部楼层
i like it
点评回复

使用道具 举报

发表于 2007-8-29 23:13:00 | 显示全部楼层

我来降价

虽然是好东西 但也不能卖这么贵啊
在PCB Layout设计中,匹配线长是工程师的基本功之一,尤其是数据总线,要让所有信号同时到达接收端。如下图,封装A是驱动端,通过三根微带走线传输到封装B,由于封装A内部的走线长度不一致,在PC板上需要进行相应的绕线处理,以保证信号的同步性。各部分的介电常数标注在图中,请回答以下一些问题:(12分,每空3分)

人人为我,我为人人!不要一味的索取!
【文件名】:07829@52RD_06916@52RD_传输线理论试题.doc
【格 式】:doc
【大 小】:490K
【简 介】:
【目 录】:


本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?注册

×
点评回复

使用道具 举报

发表于 2007-8-31 10:49:00 | 显示全部楼层
在来个降价版吧
点评回复

使用道具 举报

发表于 2007-8-31 10:53:00 | 显示全部楼层

传输线理论试题,串扰理论试题,系统时序试题及参考答案!

这个不是都用软件计算得吗,怎么还又手动计算呀,不知道公式哦
还可以便宜点吗
谁来降价??
点评回复

使用道具 举报

发表于 2007-9-23 10:49:00 | 显示全部楼层
3楼,你为什么不免费呢
点评回复

使用道具 举报

发表于 2011-5-21 13:57:00 | 显示全部楼层
以下是引用tjcx在2007-9-23 10:49:00的发言:
3楼,你为什么不免费呢

[em01][em01][em01]
点评回复

使用道具 举报

发表于 2011-6-3 10:27:00 | 显示全部楼层
百度一下 都有啦
还卖4RD
有病
点评回复

使用道具 举报

发表于 2011-8-15 17:04:00 | 显示全部楼层
好像是挺贵的,买不起呀!
点评回复

使用道具 举报

高级模式
B Color Image Link Quote Code Smilies

本版积分规则

Archiver|手机版|小黑屋|52RD我爱研发网 ( 沪ICP备2022007804号-2 )

GMT+8, 2024-12-30 02:16 , Processed in 0.051306 second(s), 17 queries , Gzip On.

Powered by Discuz! X3.5

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表