找回密码
 注册
搜索
查看: 2549|回复: 6

[讨论] 关于手机 MIPI DSI CLK 干扰频率的问题

[复制链接]
发表于 2018-7-3 16:59:35 | 显示全部楼层 |阅读模式
各位好,目前从mtk 或高通的文档都指出,手机的mipi MIPI DSI CLK 干扰频率
是在 CLK/12 的谐波或倍频上面,

是否有大神能够分析一下为什么是在CLK/12 的谐波或倍频上面,谢谢。
发表于 2018-7-5 09:57:42 | 显示全部楼层
标记一下,等大神来分析
点评回复

使用道具 举报

52RD网友  发表于 2018-7-5 18:58:59
传导呗
回复

使用道具

发表于 2018-7-7 07:00:58 | 显示全部楼层
耦合时钟信号线
点评回复

使用道具 举报

发表于 2018-7-9 09:03:56 | 显示全部楼层
楼主找到原因了吗
点评回复

使用道具 举报

 楼主| 发表于 2018-7-9 14:06:08 | 显示全部楼层
就是从理论上来说无法解释,一般clk 的时钟造成的干扰是clk*n 的关系, 就不知道这个mipi clk 的输出有何特殊之处,居然是CLK/12 *n 的关系,而且不同的平台 干扰的机制都一样,所有提出这个问题看看是否有大神解释一下。
点评回复

使用道具 举报

发表于 2019-3-4 15:38:37 | 显示全部楼层
data_ratebit/lane=DSI_CLK*2=Pixel_CLK*8bit=bit_CLK*8bit*3(R.G.B)
so bit_CLK=DSI_CLK/12
点评回复

使用道具 举报

高级模式
B Color Image Link Quote Code Smilies

本版积分规则

Archiver|手机版|小黑屋|52RD我爱研发网 ( 沪ICP备2022007804号-2 )

GMT+8, 2024-11-23 03:04 , Processed in 0.053320 second(s), 16 queries , Gzip On.

Powered by Discuz! X3.5

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表