找回密码
 注册
搜索
查看: 1975|回复: 6

[讨论] 请教各位大侠:PLL低温unlock是怎么回事?

[复制链接]
发表于 2006-7-3 15:51:00 | 显示全部楼层 |阅读模式
我们的PLL频点是2.0-2.3GHz,在常温情况下各项指标都能符合指标,但是在低温时却出现低频点不能锁定。VCO 谐振器是采用变容二极管和微带线串联产生的。后面反馈电路是有BJT来实现。
请教各位大侠:低温不锁是BJT的Q点低温漂移产生的吗?还是其他原因?
发表于 2006-7-3 16:41:00 | 显示全部楼层
<P>可能是VCXO出问题了,超出了他正常的工作范围,或这低通滤波器出问题</P>
点评回复

使用道具 举报

 楼主| 发表于 2006-7-3 16:49:00 | 显示全部楼层
<P>问题是在我打开盖子时,PLL就又能够锁住了。</P>
点评回复

使用道具 举报

发表于 2006-7-4 18:04:00 | 显示全部楼层
我们在做锁相环时也经常遇到高低温失锁的情况,现在我们所有的产品,只要有锁相环的,都必须进行高低温试验。根据我们的经验,并不是锁相环芯片本身的问题,而是VCO输出阻抗匹配,VCO输出阻抗小时,我们发现在高低温下,很容易失锁,将VCO输出阻抗变大(当然幅度会收到影响),高低温失锁现象会有很大改善,当然阻抗不是越大越好。[br]<p align=right><font color=red>+3 RD币</font></p>
点评回复

使用道具 举报

发表于 2006-7-8 10:43:00 | 显示全部楼层
楼上的 能不能说的再详细点?
对于Buffer Amplifer是直接加在VCO后面呢 还是加在合成器输出端呢?有什么区别吗?
点评回复

使用道具 举报

发表于 2006-7-8 13:31:00 | 显示全部楼层
<P>要直接加在VCO输出端。</P>
点评回复

使用道具 举报

发表于 2006-7-8 16:48:00 | 显示全部楼层
<P>不会吧我认为应该是VCO附近的电容差</P>
点评回复

使用道具 举报

高级模式
B Color Image Link Quote Code Smilies

本版积分规则

Archiver|手机版|小黑屋|52RD我爱研发网 ( 沪ICP备2022007804号-2 )

GMT+8, 2024-11-17 14:17 , Processed in 0.047638 second(s), 17 queries , Gzip On.

Powered by Discuz! X3.5

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表