找回密码
 注册
搜索
查看: 1079|回复: 0

[综合资料] EPM240T100C5N 也有代替的AG272SL100

[复制链接]
发表于 2016-7-23 15:57:49 | 显示全部楼层 |阅读模式

CPLD类型:闪存
宏单元数:192
输入/输出线数:80
传播延迟时间:5.9ns
整体时钟设定时间:2.7ns
频率:201.1MHz
电源电压范围:2.375V to 2.625V, 3V to 3.6V
工作温度范围:0°C to +85°C
针脚数:100
封装类型:TQFP
工作温度最低:0°C
工作温度最高:85°C
逻辑芯片功能:CPLD
逻辑芯片基本号:EPM240T
可编程逻辑类型:CPLD
输入/输出接口标准:LVTTL, LVCMOS, PCI

在MAX II CPLD具有以下特点:低成本,低功耗CPLD瞬时上电,非易失体系结构待机电流低至25μA提供快速传播延迟和时钟到输出时间提供四个全局时钟有两个时钟可以从每个逻辑阵列模块(LAB)UFM方框多达8 Kbits对非易失性存储多电压内核使外部电源电压设备会3.3 V / 2.5 V或1.8 V多电压I / O接口,支持3.3 V,2.5 V,1.8 V和1.5 V逻辑电平总线型架构,包括可编程摆率,驱动能力,总线防护持,和可编程上拉电阻施密特触发器能够容忍噪声输入(每个引脚可编程)I / O是完全符合外围组件互连特别兴趣小组(PCI SIG)PCI本地总线规范,修订2.2 3.3 V工作在66兆赫支持热插拔内置联合测试行动组(JTAG)边界扫描测试(BST)电路符合IEEE标准. 1149.1-1990ISP电路,符合IEEE标准. 1532



  深圳市动能世纪有限公司

联系人:赵宏杰        电话:18948743290    QQ:2355239047
高级模式
B Color Image Link Quote Code Smilies

本版积分规则

Archiver|手机版|小黑屋|52RD我爱研发网 ( 沪ICP备2022007804号-2 )

GMT+8, 2024-12-27 16:13 , Processed in 0.043054 second(s), 16 queries , Gzip On.

Powered by Discuz! X3.5

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表