找回密码
 注册
搜索
查看: 954|回复: 2

[IC设计资料] 一种新的CMOS电路最大功耗估计方法

[复制链接]
发表于 2006-6-1 15:24:00 | 显示全部楼层 |阅读模式
【文件名】:0661@52RD_一种新的CMOS电路最大功耗估计方法.rar
【格 式】:rar
【大 小】:162K
【简 介】:摘 要 过大的峰值功耗会使芯片承受过大的瞬间电流冲击, 降低芯片的可靠性及性能, 因此有效地对电路最大功耗作出精确的估计非常重要. 为了在尽可能短的时间内对VL S I 电路的最大功耗下限作出较为可信的估计, 给出了一种新的CMO S 电路最大功耗估计方法. ISCA S85 电路集的实验结果表明这种估计方法不仅对于无时间延迟功耗计算模型, 而且对于有时间延迟功耗计算模型, 都具有最大功耗估计值较准确和耗时短的优点.
关键词 CMO S, VL S I, A TPG, 最大功耗估计
【目 录】:
1 引  言
2 电路最大无时延功耗ATPG 估计方法
3 电路最大有时延功耗局部退火估计方法
4 实验结果与分析
5 结  论


本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?注册

×
发表于 2006-11-13 03:03:00 | 显示全部楼层
俺需要这个东东
点评回复

使用道具 举报

发表于 2007-4-6 14:40:00 | 显示全部楼层
好文,爱死你了
点评回复

使用道具 举报

高级模式
B Color Image Link Quote Code Smilies

本版积分规则

Archiver|手机版|小黑屋|52RD我爱研发网 ( 沪ICP备2022007804号-2 )

GMT+8, 2024-9-29 20:24 , Processed in 0.046300 second(s), 17 queries , Gzip On.

Powered by Discuz! X3.5

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表