找回密码
 注册
搜索
查看: 21470|回复: 31

[讨论] 哪位大侠知道MIPI的走线阻抗100欧的要求是怎么来的不???

[复制链接]
发表于 2013-5-14 11:04:37 | 显示全部楼层 |阅读模式
哪位大侠知道MIPI的走线阻抗100欧的要求是怎么来的不??
发表于 2013-5-20 14:43:35 | 显示全部楼层
根据LVDS(Low Voltage Differential Signaling)电平定义的。

LVDS差分信号PN两线最大幅度是350mV,内部一个恒流源电流是3.5mA.于是终端匹配电阻是100 Ohm

也就是PN之间的等效阻抗是100欧姆。这就是协议规定的。

如果小于100欧姆,终端输出电平幅度不够,loss增大。

如果大于100欧姆,电流源拉出功率(驱动能力)不足,容易被干扰
点评回复 1 0

使用道具 举报

发表于 2013-5-24 17:34:43 | 显示全部楼层
Thanks for your kindly reply, 11F !
[em05]
点评回复

使用道具 举报

发表于 2013-5-24 11:18:27 | 显示全部楼层
[em05]原来如此啊
点评回复

使用道具 举报

发表于 2013-5-23 23:32:29 | 显示全部楼层
不错,学习了一下。
点评回复

使用道具 举报

发表于 2013-5-23 23:20:54 | 显示全部楼层
高人多啊,学习了,谢谢
[em01]
点评回复

使用道具 举报

发表于 2013-5-23 19:29:54 | 显示全部楼层
xue xi xue xi
点评回复

使用道具 举报

发表于 2013-5-23 14:19:54 | 显示全部楼层
高人多啊,学习了,谢谢[em01]
点评回复

使用道具 举报

发表于 2013-5-21 13:11:11 | 显示全部楼层
11楼正解!
点评回复

使用道具 举报

发表于 2013-5-20 19:36:08 | 显示全部楼层
MIPI的走线要求是差分阻抗100欧,
但 实际的信号传输 是单端的, MTK 的视频有讲解
点评回复

使用道具 举报

发表于 2013-5-19 01:53:39 | 显示全部楼层
另,mipi信号一般是差分信号,差分信号为一正一负两根trace,两者之间相位差180度,可以抑制共模干扰(同样的一个干扰源,在两根信号上形成同样的干扰波形,最终一正一负正好抵消),还可以提升信号幅度(一正一负,两者的幅度相当于一根线上的幅度的两倍)。差分信号还有紧耦合和松耦合两种方式,松耦合可以在两根线之间铺地来进一步避免两者之间的耦合(串扰),紧耦合时两根线可以贴的很近,不管紧耦合还是松耦合,差分信号主要还是靠地平面来做返回路径。
另,50欧的来历不清楚,但目前大多数射频仪器、IC、零件等都是按50欧来设计的,为搭配50欧的仪器、IC、零件等,就需要有50欧的连接器、PCB走线、连接线等来连接,从而方可将射频信号以最大功率传送到另一端。另,此处的50欧PCB走线,50欧是走线的特性阻抗(特征阻抗)。在学校做PCB时,使用polar SI来计算PCB走线的特性阻抗。
个人愚见,学识浅陋,刚进入手机行业,敬请拍砖~
点评回复

使用道具 举报

发表于 2013-5-19 01:38:44 | 显示全部楼层
个人感觉应该是mipi信号的速率很高,边沿和周期可比,为高速信号。高速信号在PCB上传输需要考虑信号完整性问题,信号完整性问题包括反射、串扰、地弹、振荡,加小阻值电阻,是为了阻抗匹配用,以使走线和负载的阻抗匹配,避免反射。具体可以参考西安电子科技大学李玉山的信号完整性分析一书。另,mipi信号一般是差分信号,可以同时搜索差分信号PCB设计注意事项。
本人刚进入手机行业,学识浅陋,敬请拍砖~
点评回复

使用道具 举报

 楼主| 发表于 2013-5-18 15:20:04 | 显示全部楼层
这个也是阻抗需要匹配的一个原理,MIPI协议的阻抗需求是100欧,但是USB协议的阻抗需求是90欧,这个阻抗就想了解下采用多少欧的阻抗是跟传输信号的频率有关还是就只是一个大家约定俗成的东西?
点评回复

使用道具 举报

发表于 2013-5-16 22:49:01 | 显示全部楼层
射频微带线空阻抗50是因为保证传输损耗最小,这个会不会也是这方面考虑
点评回复

使用道具 举报

发表于 2013-5-16 09:54:12 | 显示全部楼层
MIPI总线调试可不简单,基本上都是盲调,碰运气,看信号有没有,而无法观测到具体的信号代表什么意思
点评回复

使用道具 举报

发表于 2013-5-16 08:12:55 | 显示全部楼层
差分对线之间到底是要包地覆铜呢??还是要keepout不覆铜呢??求解[em08]
点评回复

使用道具 举报

 楼主| 发表于 2013-5-15 10:36:57 | 显示全部楼层
传输线的阻抗应该和其传输的速率有一定的关系,这个阻抗100欧确实是协议规定的,这个值是不是可以在低速率的情况下要求就不是这么严苛呢?还有各个MIPI对走线之间有做地线隔离,这个我这边理解的是防止各个信号对之间相互干扰,但是MIPI的走线本身就有较强的抗干扰能力,有没有谁确认过地线拿掉会不会有问题的。
点评回复

使用道具 举报

发表于 2013-5-15 09:13:25 | 显示全部楼层
我不是专家,不过我猜这个100ohm是协议规定的,要求100ohm差分走线,跟USB要求90ohm差分走线可能是差不多的。
MIPI LP MODE下,MIPI实际是unterminated的
个人想法[em02]
点评回复

使用道具 举报

 楼主| 发表于 2013-5-15 09:00:04 | 显示全部楼层
[em13]求专家解答下!!!
点评回复

使用道具 举报

发表于 2013-6-17 09:26:26 | 显示全部楼层
<B>以下是引用<i>tracy_deng</i>在2013-6-8 16:11:55的发言:</B>
我是做摄像模组的,因为MIPI阻抗问题很困扰人,很多FPC软板厂反馈调整出来根本就达不到100Ω,貌似在十几毫米的FPC上作要求比较苛刻。

对于MIPI信号来说,十几毫米的长度应该做阻抗匹配,人家要求并不苛刻。
软板上的阻抗与硬板上的阻抗应该是一样的吧?我没做过软板不清楚,估计是受到FPC厚度和宽度的限制所以阻抗难以实现吧?
点评回复

使用道具 举报

高级模式
B Color Image Link Quote Code Smilies

本版积分规则

Archiver|手机版|小黑屋|52RD我爱研发网 ( 沪ICP备2022007804号-2 )

GMT+8, 2024-11-26 11:19 , Processed in 0.049859 second(s), 19 queries , Gzip On.

Powered by Discuz! X3.5

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表