|
汉普专稿
PCB设计难点:
16路中频采样通道,AD6655, DAC5687.FPGA(Virtex-5)+DSP,16层板,模拟线路板布局的处理,时钟、电源都是影响整个性能的关键地方.客户对指标的要求很高
解决方案:
按照数字模拟严格分区,保证模拟输入纯净信号,电源,地隔离处理,去藕最优化分布。保证模拟部分供电纯净,最优时钟PCB布线,降低采样时钟抖动最大化ADC性能、对PLL关键电路多次评审讨论最优化线路板布局布线。
客户评价:
客户反馈各项测试均能达到预期的指标
http://www.hampoo.com/cases/caseview/78
<img src="attachments/dvbbs/2012-8/201281514502218639.jpg" border="0" onclick="zoom(this)" onload="if(this.width>document.body.clientWidth*0.5) {this.resized=true;this.width=document.body.clientWidth*0.5;this.style.cursor='pointer';} else {this.onclick=null}" alt="" /> |
本帖子中包含更多资源
您需要 登录 才可以下载或查看,没有账号?注册
×
|