搜索
查看: 35381|回复: 24
打印 上一主题 下一主题

[讨论] MIPI接口和DVP接口的区别及优点

[复制链接]

签到天数: 453 天

[LV.9]以坛为家II

跳转到指定楼层
1#
发表于 2011-7-30 15:02:12 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
哪位达人比较熟悉MIPI接口和DVP接口的指点一下它们的区别及优点

该用户从未签到

推荐
发表于 2016-3-21 13:02:05 | 只看该作者
DVP总线PCLK极限大约在96M左右,而且走线长度不能过长,所有DVP最大速率最好控制在72M以下,故PCB layout会较好画

MIPI总线速率随便就几百M,而且是lvds接口耦合,走线必须差分等长,并且注意保护,故对PCB走线以及阻抗控制要求高一点。

一般而言,96M pclk是DVP的极限,曾经在一个team做多摄相头的图象采集设备,DVP总线连接。几个不懂技术的一直push我说是硬件走线干扰啊,拘泥纠缠在什么I2C这种低速控制信号受干扰,还搞了好几天看示波器,被烦的不行,我用一个晚上时间改驱动降低PCLK降桢率搞定。

以下谈谈个人从业当中有过的经验:
有时候你白天干活,一群自己不会干却喜欢指手画脚指挥别人干的在旁边唧唧歪歪,你还必须装出笑脸迎合,但你的时间却被他们白白浪费了,去做一些你已经预见到不会有效果的事情,但你嘴上都不能说出来,这种心情是很痛苦的,你也不能撂挑子说不干了。你只有捱到等这些干扰源下班走人了,清空一切,此时效率会很高,白天解决不了的我基本都在半夜搞定

点评

游客
同感 兄弟  发表于 2018-7-7 17:54
游客
说的好  发表于 2016-10-8 20:22

该用户从未签到

推荐
发表于 2011-10-14 17:33:53 | 只看该作者
DVP是并口,需要PCLK、VSYNC、HSYNC、D[0:11]——可以是8/10/12bit数据,看ISP或baseband是否支持;
MIPI是LVDS,低压差分串口。只需要要CLKP/N、DATAP/N——最大支持4-lane,一般2-lane可以搞定。
显然,MIPI接口比DVP的接口信号线少,由于是低压差分信号,产生的干扰小,抗干扰能力也强。最重要的是DVP接口在信号完整性方面受限制,速率也受限制。500W还可以勉强用DVP,800W及以上都采用MIPI接口。[br]<p align=right><font color=red>+3 RD币</font></p>

该用户从未签到

2#
发表于 2011-10-10 21:33:27 | 只看该作者
没人知道,等高人

签到天数: 1 天

[LV.1]初来乍到

4#
发表于 2011-10-23 22:37:40 | 只看该作者
专业设计,生产,销售MIPI CAM ,有需求者请联系我,zengswei@163.com QQ:253053010

该用户从未签到

5#
发表于 2011-12-30 16:31:52 | 只看该作者
4 lane mipi接口的lcd,是不是只用2 lane或者1 lane也可以?外接的mcu<->mipi转换芯片,2 lane和4 lane的价格差不少呢。

该用户从未签到

6#
发表于 2012-1-17 15:59:06 | 只看该作者
以下是引用user111在2011-12-30 16:31:52的发言:
4 lane mipi接口的lcd,是不是只用2 lane或者1 lane也可以?外接的mcu<->mipi转换芯片,2 lane和4 lane的价格差不少呢。

可以选择data的通道数,自己可以根据分辨率和位深算算数据速率,再看看要几对数据;

该用户从未签到

7#
发表于 2012-2-8 16:42:37 | 只看该作者
嘿嘿,在求普及中,学习了

签到天数: 2 天

[LV.1]初来乍到

8#
发表于 2012-2-8 14:37:50 | 只看该作者
这可以归结为串口与并口的区别上来:现在的串口三代速度已经可以达到600M了,而并口还是停留在65M,因为并口要考虑速率的同步,有速度限制。

该用户从未签到

9#
发表于 2013-3-25 12:41:55 | 只看该作者
学习下  

该用户从未签到

10#
发表于 2013-5-3 15:56:54 | 只看该作者
DVP接口上的数据,是RGB数据吗?
我想问的数据是,比如数据位宽12bit,我想截短成10bit,去掉低2位后,会有什么影响?

签到天数: 1 天

[LV.1]初来乍到

11#
发表于 2014-10-16 17:00:00 | 只看该作者
niuniu302 发表于 2011-10-14 17:33
DVP是并口,需要PCLK、VSYNC、HSYNC、D[0:11]——可以是8/10/12bit数据,看ISP或baseband是否支持;
MIPI ...

学习了,DVP并口,MIPI是LVDS低压差分高速接口。

该用户从未签到

12#
发表于 2014-10-27 09:37:04 | 只看该作者
nicholasfor 发表于 2013-5-3 15:56
DVP接口上的数据,是RGB数据吗?
我想问的数据是,比如数据位宽12bit,我想截短成10bit,去掉低2位后,会 ...

12bits去掉低2bits后常光数据正常,但是在暗光和强光下效果会牺牲部分细节

该用户从未签到

13#
发表于 2014-10-27 09:38:50 | 只看该作者
MIPI协议和DVP协议区别:主要体现在传输速率上,由于MIPI的 PIXEL CLOCK较DVP更高,故而在传输超过5Megapixel resolution上帧率能达到更高,

签到天数: 5 天

[LV.2]偶尔看看I

14#
发表于 2014-11-24 20:37:11 | 只看该作者
楼上讲解很好啊!
15#
52RD网友  发表于 2015-10-15 17:47:46
楼上讲解很好啊!谢谢!
16#
52RD网友  发表于 2016-3-21 10:40:58
楼上讲解很好啊!谢谢!
18#
52RD网友  发表于 2016-6-7 16:56:21
感谢!
回复

使用道具

签到天数: 2 天

[LV.1]初来乍到

19#
发表于 2016-6-14 18:04:40 | 只看该作者
用的安美森的一些Sensor,比如MT9V034,LVDS都只有一个channel

签到天数: 24 天

[LV.4]偶尔看看III

20#
发表于 2016-6-23 20:37:10 | 只看该作者
讲解的不错~
高级模式
B Color Image Link Quote Code Smilies

本版积分规则

手机APP| 小黑屋|Archiver|52RD我爱研发网 ( 沪ICP备11014270号-1

GMT+8, 2019-5-22 17:44 , Processed in 1.704711 second(s), 33 queries , Gzip On.

Powered by Discuz! X3

© 2001-2013 Comsenz Inc.

快速回复 返回顶部 返回列表