找回密码
 注册
搜索
查看: 2018|回复: 12

[讨论] I2C上拉电阻和地怎么形成回路的呢???

[复制链接]
发表于 2011-4-25 22:38:39 | 显示全部楼层 |阅读模式
在CPU里面有OC门,输出上拉10K到VDD,电源通过OC门形成一个回路。那么在从机,比如camera上面的I2C,在sensor内部有OC门吗?还是下拉电阻到地,形成回路呢!
发表于 2011-4-27 10:21:12 | 显示全部楼层
路过,这类有知识的贴子应该跑起来。
点评回复

使用道具 举报

 楼主| 发表于 2011-4-26 21:16:40 | 显示全部楼层
呵呵,你这个说法不对吧
点评回复

使用道具 举报

发表于 2011-4-26 12:39:18 | 显示全部楼层
这个通过电源和地都能形成回路!!!
点评回复

使用道具 举报

发表于 2011-4-29 11:28:11 | 显示全部楼层
OC门
本文来自:我爱研发网(52RD.com) - R&D大本营
详细出处:http://www.52rd.com/bbs/Detail_RD.BBS_207423_6_1_1.html
点评回复

使用道具 举报

 楼主| 发表于 2011-4-28 22:31:54 | 显示全部楼层
没人顶啊!!!哎!!!是我问的不专业吗
点评回复

使用道具 举报

发表于 2011-5-14 09:14:07 | 显示全部楼层
顶啊,怎么不顶,顶,等待高手出现!
点评回复

使用道具 举报

发表于 2011-5-18 09:19:20 | 显示全部楼层
你去看看OC门OD门怎么驱动器件的原理就知道了。

VOH,VOL两种情况自己分析一下。
点评回复

使用道具 举报

发表于 2011-6-10 00:11:48 | 显示全部楼层
因为IIC的数据线和时钟线上都是高低电平,这样上拉的电源和IIC通信的芯片对应的地就和上拉的电源对应的地共地了,我就遇到类似的问题了。
点评回复

使用道具 举报

发表于 2011-6-10 00:09:31 | 显示全部楼层
因为IIC的数据线和时钟线上都是高低电平,这样上拉的电源和IIC通信的芯片对应的地就和上拉的电源对应的地共地了,我就遇到类似的问题了。
点评回复

使用道具 举报

发表于 2011-6-11 22:03:40 | 显示全部楼层
OC门是开漏接口,如果不接上拉电阻 就不能输出高电平的,并不是你说的什么回流,一般的I2C速度是100kbps和400kbps 。速率越高,上拉电阻越小了,一般的I2C上拉电阻阻值在1~10k之内
点评回复

使用道具 举报

发表于 2011-11-10 15:52:48 | 显示全部楼层
这么说吧:输出高时,晶体管是截止的,其实上拉成高的;输出低时,晶体管是导通的,是晶体管驱动的。这能明白吧。
点评回复

使用道具 举报

发表于 2011-11-9 01:46:26 | 显示全部楼层
不会存在你说的回路的问题,所有的I2C总线的期间都接着上拉电阻,默认情况就是高,只有发数据了才拉低。谁拉低,谁就要使用总线。
点评回复

使用道具 举报

高级模式
B Color Image Link Quote Code Smilies

本版积分规则

Archiver|手机版|小黑屋|52RD我爱研发网 ( 沪ICP备2022007804号-2 )

GMT+8, 2024-11-24 08:38 , Processed in 0.278816 second(s), 16 queries , Gzip On.

Powered by Discuz! X3.5

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表