找回密码
 注册
搜索
查看: 2262|回复: 2

[讨论] allegro16.2中怎样设置可以使VIA打在PAD上不提示DRC?

[复制链接]
发表于 2011-1-19 11:25:55 | 显示全部楼层 |阅读模式
如题所述,高手指导一下
 楼主| 发表于 2011-1-19 11:57:18 | 显示全部楼层
已解决 在physical constraints中做如下设置Pad-to-Pad Connect is allowed
Min BB Via Stagger is zero (0)
点评回复

使用道具 举报

 楼主| 发表于 2011-1-19 11:38:20 | 显示全部楼层
LISTING: 1 element(s)

           < DRC ERROR >           

  Class:           DRC ERROR CLASS
  Subclass:        TOP
  Origin xy:       (40335.79 38542.33)
  Constraint:      Minimum Blind/Buried Via Stagger Distance
  Constraint Set:  DEFAULT
  Constraint Type: PHYSICAL CONSTRAINTS

  Constraint value: 5 MIL
  Actual value:     0.83 MIL

  - - - - - - - - - - - - - - - - - - - -
  Element type:    VIA
  Class:           VIA CLASS

  origin-xy:    (40335.62 38543.14)

  part of net name:  DRAM_D15
  Connected lines:     1 ( ART02 )
  Connected pins:      1

  Padstack name:   VIA5-1-2
  Type:            bbvia

  padstack defined from TOP to ART02
  rotation:  0.000  degrees
  via is not mirrored

  - - - - - - - - - - - - - - - - - - - -
  Element type:    SYMBOL PIN
  Class:           PIN

  PIN:          U101.AB15
  pinuse:       BI
  location-xy:  (40335.79 38542.33)
  part of net name:  DRAM_D15
  - - - - - - - - - - - - - - - - -
点评回复

使用道具 举报

高级模式
B Color Image Link Quote Code Smilies

本版积分规则

Archiver|手机版|小黑屋|52RD我爱研发网 ( 沪ICP备2022007804号-2 )

GMT+8, 2024-10-6 12:35 , Processed in 0.043877 second(s), 16 queries , Gzip On.

Powered by Discuz! X3.5

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表