找回密码
 注册
搜索
查看: 1562|回复: 6

[资料] TI-USB 2.0 板载设计及布线指南

[复制链接]
发表于 2010-7-23 13:46:23 | 显示全部楼层 |阅读模式
中文版:
TI-USB 2.0 板载设计及布线指南
【文件名】:10723@52RD_USB 2.0 板载设计及布线指南.pdf
【格 式】:pdf
【大 小】:747K
【简 介】:
【目 录】:


摘要
本文档探讨了通用串行总线(USB)系统原理图设计的若干指导方针。
背景
在 USB 设计中,时钟频率提供了主要的信号源。USB 差分 DP/DM 对可工作于 480Mbps的高速模式,系
统时钟可工作于 12 MHz、48 MHz 及 60 MHz。由于 USB 电缆扮演了单极天线的角色,因此必须小心设计
以防止 RF 电流耦合至缆线上。
设计 USB 板载时,最关注的信号有:
器件接口信号:时钟及其他信号/数据,通过走线在器件与 PCB 之间传输。
缆线输入/输出供电:USB 连接器插槽的引脚 1(VBUS)可能被严重滤波,仅可通过低于 100 KHz的低频信
号。USB 插槽的引脚 4(模拟地)必须能够返还(return)数据传输期间的电流,且必须进行基本的滤波。
通过缆线、DP 及 DM 输出出的差分双铰线对信号:依据数据传输率的不同,这些器件的终端引脚上可
给出带 240MHz (高速)、6MHz (全速)、750kHz (低速)基频的信号。
外部晶振电路(器件终端引脚 XI 及 X0):12MHz、19.2MHz、24MHz、48MHz 基频。如果使用外接
晶体作为参考时钟,强烈推荐采用 24MHz 及 更高基频的晶振。
•
•
•
•
1
ZHCA059–2007 年 12 月
提交文档反馈
USB 2.0 板载设计及布线指南
目录
1 背景 1
2 USB 物理层(PHY)布线指南 2
3 静电放电(ESD) 8
4 参考文献 10
图表目录
1 推荐的电容及铁氧体磁珠阵列,以实现电磁干扰的最小化 2
2 四层板堆叠 3
3 USB 连接器 4
4 3W 间隔规则 4
5 至 USB 物理层的电源及时钟连接 5
6 USB 物理层连接器及缆线连接器 6
7 避免跨层边界走线 7
8 避免层交叠 7
9 避免损坏镜像层 8

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?注册

×
发表于 2010-7-31 11:51:57 | 显示全部楼层
谢谢,支持免费!
点评回复

使用道具 举报

发表于 2010-9-15 17:33:44 | 显示全部楼层
支持!!!!!!!!!!
点评回复

使用道具 举报

发表于 2011-5-23 09:43:31 | 显示全部楼层
谢谢哈!!!
点评回复

使用道具 举报

发表于 2012-4-24 15:00:29 | 显示全部楼层
好资料!
本文来自:我爱研发网(52RD.com) - R&D大本营
详细出处:http://www.52rd.com/bbs/dispbbs.asp?boardid=127&id=209949&star=1#805728
点评回复

使用道具 举报

发表于 2012-4-16 14:40:56 | 显示全部楼层
谢谢!![em01]
点评回复

使用道具 举报

发表于 2014-7-31 17:31:53 | 显示全部楼层
很好,前面有人卖两个银子,忒贵...
点评回复

使用道具 举报

高级模式
B Color Image Link Quote Code Smilies

本版积分规则

Archiver|手机版|小黑屋|52RD我爱研发网 ( 沪ICP备2022007804号-2 )

GMT+8, 2024-11-24 01:54 , Processed in 0.045866 second(s), 17 queries , Gzip On.

Powered by Discuz! X3.5

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表