找回密码
 注册
搜索
查看: 6832|回复: 18

[讨论] IIC上拉电阻的位置问题

[复制链接]
发表于 2010-6-8 10:54:14 | 显示全部楼层 |阅读模式
I2C一般都会在上拉电阻的位置增加串联电阻和对地小电容。上拉电阻一般靠近终端,但是要放在串联电阻前面还是后面呢?
发表于 2010-6-8 16:07:14 | 显示全部楼层
I2C信号通常是一个Master下挂几个Slave器件。通常上拉电阻靠近master端。而

串联电阻则放在Slave端做阻抗匹配。 电容通常不需要。
点评回复

使用道具 举报

发表于 2010-6-8 19:19:15 | 显示全部楼层
看看参考设计嘛
点评回复

使用道具 举报

发表于 2010-6-11 11:19:09 | 显示全部楼层
以下是引用leehong2004在2010-6-8 16:07:14的发言:
I2C信号通常是一个Master下挂几个Slave器件。通常上拉电阻靠近master端。而

串联电阻则放在Slave端做阻抗匹配。 电容通常不需要。

说的很对
点评回复

使用道具 举报

发表于 2010-7-27 23:35:30 | 显示全部楼层
正在学习。
点评回复

使用道具 举报

发表于 2010-7-29 15:59:23 | 显示全部楼层
很正确。。学习了。
点评回复

使用道具 举报

发表于 2010-7-29 20:47:35 | 显示全部楼层
GOOD。。。
点评回复

使用道具 举报

发表于 2010-7-29 22:51:36 | 显示全部楼层
2楼是正确的,电容也是需要的,可以滤掉一些干扰,但是不能太大,否则会影响信号的完整性。一般是不大于400P就行了。
点评回复

使用道具 举报

发表于 2010-7-31 22:31:41 | 显示全部楼层
理解,这个跟DDR上也差不多,比DDR上的要简单。
点评回复

使用道具 举报

发表于 2010-8-1 19:13:26 | 显示全部楼层
这个DDR上的差别比较大吧[em05][em06]
点评回复

使用道具 举报

发表于 2010-8-1 22:10:49 | 显示全部楼层
IIC 总线一般一根数据一根时钟,从方向上来看时钟信号是从主设备发出来的,数据线是双向的放在主端根据是什么?  从IIC应用的数据传输速率来看,频率相对较低,需要串联匹配电阻吗?
点评回复

使用道具 举报

发表于 2010-8-2 22:30:41 | 显示全部楼层
放在那里都差不多
点评回复

使用道具 举报

发表于 2010-8-8 14:55:25 | 显示全部楼层
2楼说的很正确
点评回复

使用道具 举报

 楼主| 发表于 2010-8-10 19:32:42 | 显示全部楼层
我看了很多参考设计,一般都会弄一个串联电阻和一个对地小电容。我个人觉得是用来做滤波使用的。这样噪声就会小一些。
点评回复

使用道具 举报

发表于 2010-8-11 09:54:51 | 显示全部楼层
xxxxxxxxxxxxxxxxxxxxxxxxxxxxxxxx
点评回复

使用道具 举报

发表于 2010-8-11 11:56:25 | 显示全部楼层
要看你电路了,一般电容无所谓放哪
点评回复

使用道具 举报

发表于 2010-8-11 13:44:31 | 显示全部楼层
我用的平台没有串电阻!
点评回复

使用道具 举报

发表于 2010-8-17 19:51:32 | 显示全部楼层
串联电阻是做什么用的?如果加上电容的话,会不会影响总线的容性呢?
点评回复

使用道具 举报

发表于 2010-8-19 22:41:31 | 显示全部楼层
2楼正解[em05]
点评回复

使用道具 举报

高级模式
B Color Image Link Quote Code Smilies

本版积分规则

Archiver|手机版|小黑屋|52RD我爱研发网 ( 沪ICP备2022007804号-2 )

GMT+8, 2024-11-26 12:22 , Processed in 0.048561 second(s), 16 queries , Gzip On.

Powered by Discuz! X3.5

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表