找回密码
 注册
搜索
查看: 900|回复: 6

[讨论] PowerRamp在模板的上升rising edge前一段的噪底超标问题

[复制链接]
发表于 2006-3-23 13:06:00 | 显示全部楼层 |阅读模式
问题是这样的: 在带cable点测时发现,Power Ramp的开始段噪底在低功率等级的时候,超标,大家有谁遇到过类似问题吗?讲一讲什么原因吧,最好是有解决方法。
欢迎大侠们支招!
发表于 2006-3-23 20:35:00 | 显示全部楼层
<P>我也遇到同样的问题了,可以加旁路电容将整个功率拉低一点。要么就是尽量减短switch 输出线到rf conn的距离!</P>[br]<p align=right><font color=red>+1 RD币</font></p>
点评回复

使用道具 举报

 楼主| 发表于 2006-3-23 20:48:00 | 显示全部楼层
大侠所说的加旁路电容,在下还是不很清楚是在哪个位置上加,是输出吗?
我现在的机器是在PCS频段,PCL越低噪底就越高,当PCL=15时就超标了,在PCL=0时,余量很大,在-70dBm以下。
是不是功率越低,信噪比越小,导致一般的情况下都是PCL越大,噪底越高呢?大侠们再给在下支支招吧,谢谢!
点评回复

使用道具 举报

发表于 2006-3-24 17:38:00 | 显示全部楼层
<P>噪声太大,尤其低功率时,影响比较明显</P>
点评回复

使用道具 举报

发表于 2006-3-27 12:44:00 | 显示全部楼层
<P>在功放到conn之间加旁路电容,可降低到conn得功率和干扰,但是我试过以后发现不行,因为大功率时的功率低于规定值了!!! 有人说调时序可以有改善(以前有人发过贴子,可以艘一下)!可以试一下!</P>[br]<p align=right><font color=red>+1 RD币</font></p>
点评回复

使用道具 举报

发表于 2006-12-31 10:58:00 | 显示全部楼层
是pa的forward isolation和fem 的isolation不够导致的,可以改时序,也可以在trancevier与pa间加pad,[br]<p align=right><font color=red>+1 RD币</font></p>
点评回复

使用道具 举报

发表于 2007-1-3 20:16:00 | 显示全部楼层
这种情况我遇到过,调时序确实可以解决问题。这个问题是由于在给手机PA做调整时,写入手机内的PA table 默认值不好造成的。

具体调节时序的方法:用手机软件将PA table 值读出来,通过更改某些特定位,来改变power ramp的功率与时间对应关系

至于所用的软件及更改的特定位,要根据手机平台来定的[br]<p align=right><font color=red>+1 RD币</font></p>
点评回复

使用道具 举报

高级模式
B Color Image Link Quote Code Smilies

本版积分规则

Archiver|手机版|小黑屋|52RD我爱研发网 ( 沪ICP备2022007804号-2 )

GMT+8, 2024-11-19 08:51 , Processed in 0.046570 second(s), 16 queries , Gzip On.

Powered by Discuz! X3.5

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表