找回密码
 注册
搜索
查看: 1385|回复: 8

[WiFi资料] 嵌入式移动终端内置WIFI 的低功耗设计

[复制链接]
发表于 2009-9-28 11:46:08 | 显示全部楼层 |阅读模式
嵌入式移动终端内置WIFI 的低功耗设计.[em01][em01][em01][em01][em01]
【文件名】:09928@52RD_嵌入式移动终端内置WIFI 的低功耗设计.doc
【格 式】:doc
【大 小】:138K
【简 介】:
【目 录】:


发表于 2009-9-28 14:16:25 | 显示全部楼层
[em05][em05][em05]
点评回复

使用道具 举报

发表于 2009-9-28 14:17:37 | 显示全部楼层
没钱了[em03][em03][em03]
点评回复

使用道具 举报

发表于 2009-10-20 08:44:07 | 显示全部楼层
[em11],想看看~~
点评回复

使用道具 举报

发表于 2009-10-21 11:20:54 | 显示全部楼层
应该只是设计方案的吧?
点评回复

使用道具 举报

发表于 2009-10-21 13:50:31 | 显示全部楼层
just so so
点评回复

使用道具 举报

发表于 2010-1-19 11:35:14 | 显示全部楼层
下来看看
点评回复

使用道具 举报

发表于 2010-2-3 14:58:39 | 显示全部楼层
仅做参考, 主要还是宣传芯片资料
点评回复

使用道具 举报

发表于 2010-4-13 22:10:21 | 显示全部楼层
同步电路与异步电路的主要区别在于电路的触发是否与时钟同步,从行为上讲,就是所有电路是否在同一时钟沿的触发下处理数据。

(一)异步电路

·电路的核心逻辑用组合电路实现

·电路的主要信号、输出信号不依赖于任何一个时钟信号

·异步时序电路的最大缺点就是容易产生毛刺

·不利于器件移植,异步时序的正确性完全依赖于每一个逻辑元件大的和布线延迟

·不利于静态时序分析(STA)、设计验证时序性能

(二)同步电路

·电路的核心部分是各种各样的触发器

·电路的主要信号、输出信号都是某个时钟沿触发器产生的

·同步时序电路可以很好的避免毛刺

·利于器件移植和静态时序分析、验证设计时序性能

当然异步电路也有其优势,如:无时钟歪斜等时钟的稳定性问题、低电源消耗、平均效能而非最差效能、模块性、可组合和可复用性。而同步时序电路由于严格按照时钟沿触发的方式工作,因此对时钟的稳定性要求较高,易产生时钟偏斜、抖动等问题。
点评回复

使用道具 举报

高级模式
B Color Image Link Quote Code Smilies

本版积分规则

Archiver|手机版|小黑屋|52RD我爱研发网 ( 沪ICP备2022007804号-2 )

GMT+8, 2024-5-23 22:37 , Processed in 0.052700 second(s), 17 queries , Gzip On.

Powered by Discuz! X3.5

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表