找回密码
 注册
搜索
查看: 980|回复: 1

[FPGA资料] 高速数字电路设计及EMC设计

[复制链接]
发表于 2009-8-16 21:12:00 | 显示全部楼层 |阅读模式
希望有帮助
【文件名】:09816@52RD_高速数字电路设计及EMC设计.pdf
【格 式】:pdf
【大 小】:662K
【简 介】:高速数字信号由信号的边沿速度决定,一般认为上升时间小于4 倍信号传输
延迟时可视为高速信号。平常讲的高频信号是针对信号频率而言的。
设计开发高速电路应具备信号分析、传输线、模拟电路的知识。
错误的概念:8kHz 帧信号为低速信号
【目 录】:


 楼主| 发表于 2009-8-16 21:18:00 | 显示全部楼层

PCB SI

【文件名】:09816@52RD_pcb SI.rar
【格 式】:rar
【大 小】:2694K
【简 介】:Speed is important when; the edge rate (rise or fall time) of a clock is fast enough that the signal can
change from one logic state to the other in the same or less time than it takes the signal to travel the
length of the wire or net
【目 录】:


点评回复

使用道具 举报

高级模式
B Color Image Link Quote Code Smilies

本版积分规则

Archiver|手机版|小黑屋|52RD我爱研发网 ( 沪ICP备2022007804号-2 )

GMT+8, 2024-11-23 23:33 , Processed in 0.048344 second(s), 18 queries , Gzip On.

Powered by Discuz! X3.5

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表