找回密码
 注册
搜索
查看: 1052|回复: 1

[讨论] 西安易凡软件FPGA暑期特惠培训班

[复制链接]
发表于 2009-5-21 15:54:44 | 显示全部楼层 |阅读模式
中心简介:

     西安易凡软件嵌入式中心是西北首家以嵌入式软件培训为核心业务的高科技企业,成立于美丽的西湖湖畔,由浙江大学与西安易凡软件公司强强联手,共同组建的具有强大师资团队与完善课程体系的电子技术培训机构,在FPGA、DSP、ARM、嵌入式操作系统、高速数字电路设计等多个领域拥有国内一流的师资和丰富的培训经验。为广大电子工程师提供最贴近工程实践的培训课程,为国内电子技术相关企事业单位提供最为可靠的技术培训和技术支持。

     作为西北地区首家专业的嵌入式系统培训机构,易凡软件嵌入式中心在2008年取得了辉煌的成绩,培训学员近百人,有在校学子(专科、本科、硕士、博士)企业工程师、高校老师研究人员,学员百分之百成功就业,并创造了研究生学历全部月薪六千元以上的好成绩。

     2008年,易凡软件加入中国嵌入式协会与中国嵌入式产业联盟,与全国各地多家企业建立合作关系。在2009年2月易凡软件成为Xilinx大学计划全球合作伙伴,成为Xilinx公司西北唯一授权的培训机构。


课程介绍:

     本次课程培训学习时间较长,有很强的针对性,帮助学员尽快掌握 CPLD/FPGA 的开发流程和设计方法,以工程实践为例,循序渐进的学习FPGA的集成开发环境,开发流程以及硬件电路设计等知识,并逐步掌握FPGA系统开发中的高速数字电路设计技巧,深入探讨如何提高FPGA设计的性能,如何优化设计等。

培训目标:

     FPGA系统的软件和硬件开发工程师,通信、电子、控制、计算机、物理、IC设计等专业的大学三四年级学生或研究生。

培训平台:

       每人一台电脑一块开发板,每次课程都配有相关实战训练,每个实战训练题目都在FPGA硬件平台上进行下载验证。通过实战,学员可以更好的理解消化课堂知识,工程实践水平会得到迅速提高。

入学要求:

       熟悉数字电路基础与C语言基础。

班级规模:

      为了保证培训效果,增加互动环节,我们坚持小班授课方式,报名人数限10人,多余人员安排到下一批。


教学保障   

1、培训过程中,如有部分内容理解不透或消化不好,可免费在以后培训班中重听;
2、培训结束后免费提供三个月的技术支持,充分保证培训后出效果.  
3、学员在结业后仍可以免费使用中心的学习平台,软硬件资源,以巩固学习效果
4、为学员制作简历,指导笔试与面试
5、优秀学员中心将推荐实习或就业岗位。

培训资料:

        《易凡软件FPGA系统设计专用培训教程》

开课时间:

       鉴于2008年易凡FPGA暑期特惠班报名人数太多,很多FPGA技术爱好者未能参加FPGA暑期全程班,2009年易凡软件嵌入式中心增加一班,共开设三班,欲参加学习的学员可以根据自己的时间来选择班次。

        A班:6月27日, B班:7月20日, C班:8月5日

优惠:

        报名学员可以享受团体报名优惠,两人以上95折,三人以上9折。报名时间越早可享受越多优惠,具体优惠政策可咨询中心人员:029-85399235


咨询电话:

        029--85399235

公司网址:

        www.efan-soft.com

上课地点:

        西安市科技路20号萨菲尔大厦A座15-01室



课 程 大 纲
  
第一天  FPGA技术最新发展概况以及FPGA最小系统设计

   1. CPLD/FPGA技术现状和发展方向以及典型应用领域
   2. 传统CPLD(基于CMOS,EEPROM工艺)结构,性能指标及应用介绍
   3. CPLD/FPGA的加载电路模式分析及注意事项
   4. CPLD/FPGA的内核和IO供电分析及IO电平兼容原则
   5. CPLD/FPGA电源、时钟和复位电路设计
   6. FPGA 下载配置方式:JTAG AS PS模式电路设计
   
   实战训练一: LCD动态液晶显示控制  

第二天  基于SOPC设计开发的系统电路设计,包括以下内容(参考实验平台)   

   1) FPGA管脚设计
   2) CPLD/FPGA 下载配置和调试接口电路设计
   3) 高速SDRAM/异步SRAM(ASRAM)/FLASH存储器接口电路设计
   4) VGA接口,PS/2鼠标5) 及键盘接口接口电路设计
   6) RS-232串口/字符型液晶显示器接口电路设计
   7) 电源/复位/时钟电路设计  
  
   实战训练二: 跑马灯设计实验
   实战训练三: 七段数码管的显示

第三天  Verilog设计语言

   实战训练三:FIFO的设计方法
   实战训练四:RAM的设计方法  

第四天  集成环境的高级使用
   
   实战训练五:基于FPGA 的VGA 图像显示实验
   
第五天  高速数字电路设计
   
   实战训练六:典型状态机设计实例
   
第六天  SignalTap II与LogicLock功能介绍  
  
   实战训练七: UART 项目训练
   实战训练八: SignalTap II功能实践  
  
第七天  同步电路设计
   
   实战训练九: FPGA与CPU 的接口电路设计  
  
第八天  基于FPGA的SOPC系统组成原理和典型方案
   
   实战训练十: 基于NIOSII处理器的Hello Led程序
   
第九天  基于FPGA的SOPC 软件设计   

   实战训练十一: 基于NIOS 系统的 UART实验  
  
第十天  FPGA 综合实训  
  
      实战训练十二:FPGA 综合项目的需求分析,结构设计,代码设计,仿真验证和程序下载固化

注:上表中第四天至第十天理论课程详细内容未列出.
发表于 2009-5-28 16:21:44 | 显示全部楼层
[em11][em11][em11][em11]
点评回复

使用道具 举报

高级模式
B Color Image Link Quote Code Smilies

本版积分规则

Archiver|手机版|小黑屋|52RD我爱研发网 ( 沪ICP备2022007804号-2 )

GMT+8, 2024-9-30 16:16 , Processed in 0.045593 second(s), 16 queries , Gzip On.

Powered by Discuz! X3.5

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表