找回密码
 注册
搜索
查看: 714|回复: 1

[讨论] 探讨一下:PLL环路滤波器的时间常数设计

[复制链接]
发表于 2009-4-19 23:32:01 | 显示全部楼层 |阅读模式
三介无源环路滤波器的最后一级低通RC可以对纹波进行抑制,但是由于引入了新的极点,又会对整个环路的相位裕量造成影响,以至于影响环路的稳定性,教材中讲选择1/T3>>1/T1,也就是说是让引入的极点远离二介环路的极点就不会影响环路的稳定性,但是我认为只要满足了教材上那两个公式就可以了吧,教材也说了多加一级RC会让环路元件的参数变得不确定。欢迎大家多多交流
发表于 2009-4-20 08:59:55 | 显示全部楼层
想了解的更详细的话,你可以去学习负反馈的理论,比如去看清华的教材《自动控制》。。
点评回复

使用道具 举报

高级模式
B Color Image Link Quote Code Smilies

本版积分规则

Archiver|手机版|小黑屋|52RD我爱研发网 ( 沪ICP备2022007804号-2 )

GMT+8, 2024-11-20 12:33 , Processed in 0.045705 second(s), 16 queries , Gzip On.

Powered by Discuz! X3.5

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表