找回密码
 注册
搜索
查看: 1201|回复: 8

[讨论] 求助DDS+PLL问题

[复制链接]
发表于 2009-3-8 12:25:32 | 显示全部楼层 |阅读模式
各位大虾好:
         
         小弟现在用DDS的输出频率给PLL的鉴频器做参考频率,通过DDS的频率扫描实现VCO的频率扫描。DDS的输出为9.5M--10MHz。
         但现在的问题是,PLL的鉴频频率为1MHz,Datasheet上标明R分频只能为整数,我不知道DDS的频率在扫描过程中,VCO的输出频率是否也可以扫描?[em37]
 楼主| 发表于 2009-3-8 12:27:05 | 显示全部楼层
自己先顶一下
点评回复

使用道具 举报

发表于 2009-3-11 19:33:47 | 显示全部楼层
输出=鉴相频率*N
鉴相频率=参考/R
参考就是你的DDS的输出。

既然用DDS了,那么鉴相频率就会有些变化,你说的1MHz鉴相频率应该是近似值。

推荐提高鉴相频率,会对相位噪声有利。
点评回复

使用道具 举报

发表于 2009-3-12 09:39:19 | 显示全部楼层
这个我做了实验,毛刺不能控制住,最后输出的毛刺=DDS的毛刺+20logN .N是要锁频率/参考频率,楼上说一下你的指标吧,给你弄个方案。这招不好用!
点评回复

使用道具 举报

发表于 2009-3-12 09:55:21 | 显示全部楼层
VCO输出频率范围多少阿
点评回复

使用道具 举报

发表于 2010-4-20 18:45:06 | 显示全部楼层
用混频器分频。。混频器也可以当外置分频器使用。
点评回复

使用道具 举报

发表于 2010-4-23 10:13:06 | 显示全部楼层
应该可以先用DDS与一个高本振混频,再分频下来,这样能提高杂散性能。
点评回复

使用道具 举报

发表于 2010-4-23 15:10:11 | 显示全部楼层
你既然用DDS给PLL做LO,那PLL的鉴相频率本来就要求不固定的。

=。-这种使用情况一般要注意鉴相频率的倍数对DDS的spurs带来的恶化。

spur电平会叠加在这个噪声以上。[em10]
点评回复

使用道具 举报

发表于 2011-7-25 17:06:37 | 显示全部楼层
如果是整数分频的PLL芯片的话,9.5M的输入,1M的鉴相频率怎么实现?,可以考虑降低鉴相频率
点评回复

使用道具 举报

高级模式
B Color Image Link Quote Code Smilies

本版积分规则

Archiver|手机版|小黑屋|52RD我爱研发网 ( 沪ICP备2022007804号-2 )

GMT+8, 2024-11-17 19:26 , Processed in 0.047375 second(s), 16 queries , Gzip On.

Powered by Discuz! X3.5

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表