找回密码
 注册
搜索
查看: 625|回复: 5

[讨论] LVPECL 时钟走线疑问

[复制链接]
发表于 2008-12-12 17:17:16 | 显示全部楼层 |阅读模式
哪位高手解答一下我的lvpecl 布线问题
源----------------------|-----------------匹配电阻
源-----------------------|----------------匹配电阻
我的时钟频率为133M  源到芯片距离为110mm, 芯片到匹配电阻30mm 芯片处分叉比较小,这也是受布局限制才导致匹配电阻不能靠近, 请问这样有问题吗?

我还有一个问题就是关于带状线的问题
---GND    6.7mil
---signal
---vcc     5mil
---bottom
请问这样的叠层中,信号线能走1G 的高速线吗?
多谢 希望能给出理由
 楼主| 发表于 2008-12-16 15:35:04 | 显示全部楼层
没人解答,只好自己顶了。
期待高手回复
点评回复

使用道具 举报

发表于 2008-12-17 12:16:54 | 显示全部楼层
信号和电源之间应该有地隔离会比较好
点评回复

使用道具 举报

发表于 2008-12-28 20:50:23 | 显示全部楼层
我想学习
点评回复

使用道具 举报

发表于 2008-12-28 20:51:45 | 显示全部楼层
我想学习
本文来自:我爱研发网(52RD.com) 详细出处:http://www.52rd.com/bbs/dispbbs.asp?boardid=58&id=145324&star=1#137593
点评回复

使用道具 举报

发表于 2008-12-28 22:59:59 | 显示全部楼层
---GND    6.7mil
---signal
---vcc     5mil
---bottom
此种层叠设置signal参考主要是VCC平面,这样就可能有下面情况:
1.vcc平面有分割带,信号跨越分割带,这样对信号质量会造成影响。
2.VCC平面是低电压高电流平面,如果Pi控制不好,纹波较大,也会给信号质量带来隐患。
没有此类情况,个人觉得可以走高速信号。
点评回复

使用道具 举报

高级模式
B Color Image Link Quote Code Smilies

本版积分规则

Archiver|手机版|小黑屋|52RD我爱研发网 ( 沪ICP备2022007804号-2 )

GMT+8, 2024-11-5 18:33 , Processed in 0.056334 second(s), 16 queries , Gzip On.

Powered by Discuz! X3.5

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表