找回密码
 注册
搜索
查看: 723|回复: 4

[讨论] PCB抄板的常见问题

[复制链接]
发表于 2008-10-22 11:00:01 | 显示全部楼层 |阅读模式
PCB抄板的常见问题
       本人出自:http://www.pcbsun.com
1、在高速pcb抄板设计中,如何解决信号的完整性问题?
信号完整性基本上是阻抗匹配的问题。而影响阻抗匹配的因素有信号源的架构和输出阻抗(output impedance),走线的特性阻抗,负载端的特性,走线的拓朴(topology)架构等。解决的方式是靠端接(termination)与调整走线的拓朴。
2、在高速PCB抄板设计中,信号层的空白区域可以敷铜,而多个信号层的敷铜在接地和接电源上应如何分配?
一般在空白区域的敷铜绝大部分情况是接地。 只是在高速信号线旁敷铜时要注意敷铜与信号线的距离, 因为所敷的铜会降低一点走线的特性阻抗。 也要注意不要影响到它层的特性阻抗, 例如在 dual strip line 的结构时。
3、在高速PCB抄板设计原理图设计时,如何考虑阻抗匹配问题?
在高速PCB设计时,阻抗匹配是设计的要素之一。而阻抗值跟走线方式有绝对的关系, 例如是走在表面层(microstrip)或内层(stripline/double stripline),与参考层(电源层或地层)的距离,走线宽度,PCB设计材质等均会影响走线的特性阻抗值。也就是说要在布线后才能确定阻抗值。一般仿真软件会因线路模型或所使用的数学算法的限制而无法考虑到一些阻抗不连续的布线情况,这时候在原理图上只能预留一些terminators(端接),如串联电阻等,来缓和走线阻抗不连续的效应。真正根本解决问题的方法还是布线时尽量注意避免阻抗不连续的发生。
4、2G 以上高频PCB抄板设计,走线,排版,应重点注意哪些方面?
2G 以上高频PCB抄板属于射频电路设计,不在高速数字电路设计讨论范围内。而射频电路的布局(layout)和布线(routing)应该和原理图一起考虑的,因为布局布线都会造成分布效应。而且,射频PCB设计一些无源器件是通过参数化定义,特殊形状铜箔实现,因此要求 EDA 工具能够提供参数化器件,能够编辑特殊形状铜箔。Mentor 公司的 boardstation 中有专门的 RF 设计模块,能够满足这些要求。而且,一般射频PCB设计要求有专门射频电路分析工具,业界最著名的是 agilent 的 eesoft,和 Mentor 的工具有很好的接口。
有关PCB抄板相关资料详见:http://blog.designnews.com.cn/pcblxsxl/
发表于 2008-10-22 14:04:58 | 显示全部楼层
何为“抄板”?[em01]
点评回复

使用道具 举报

发表于 2010-1-14 11:37:40 | 显示全部楼层
就是抄袭了
点评回复

使用道具 举报

发表于 2010-7-18 16:26:21 | 显示全部楼层
赚钱中,
本文来自:我爱研发网(52RD.com) - R&D大本营
详细出处:http://www.52rd.com/bbs/Detail_RD.BBS_173544_58_1_1.html
点评回复

使用道具 举报

发表于 2010-7-23 10:59:29 | 显示全部楼层
学习当中
点评回复

使用道具 举报

高级模式
B Color Image Link Quote Code Smilies

本版积分规则

Archiver|手机版|小黑屋|52RD我爱研发网 ( 沪ICP备2022007804号-2 )

GMT+8, 2024-11-5 22:44 , Processed in 0.044797 second(s), 16 queries , Gzip On.

Powered by Discuz! X3.5

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表