找回密码
 注册
搜索
查看: 1189|回复: 3

[IC设计资料] 如何设计cadence 版图

[复制链接]
发表于 2008-5-17 15:08:48 | 显示全部楼层 |阅读模式
【文件名】:08517@52RD_如何设计cadence 版图.rar
【格 式】:rar
【大 小】:325K
【简 介】:
【目 录】:




 我们知道,每当CMOS门改变其输出电平时有一个电流尖峰(current spike)流过电源总线并产生噪声电压,称它是开关噪声。电源总线以及它们与封装管脚的连接必须有足够的导通性能,使得来自输出驱动器中的所有电流尖峰不致于产生过大的噪声电压,破坏电路的正常操作。然而,芯片中的电源总线以及压焊封装连接线都具有电阻和电感特性,在多个I/O驱动器(或者输出驱动器)排列的版图区域内,最有可能在电源总线上产生较大的噪声电压,过高的电源噪声电压还影响电路的延迟时间,使电路可能出现迟滞故障。 为了保证电路安全可靠地操作,需要减小和限制电源总线噪声。下面从版图设计角度来考虑如何进行好的强壮的电源设计。
发表于 2008-8-13 11:27:25 | 显示全部楼层
[em08]
点评回复

使用道具 举报

发表于 2009-7-14 14:51:18 | 显示全部楼层
到处是收费,生活难啊
点评回复

使用道具 举报

发表于 2009-7-23 09:08:07 | 显示全部楼层
穷人路过,好奢侈的资料
点评回复

使用道具 举报

高级模式
B Color Image Link Quote Code Smilies

本版积分规则

Archiver|手机版|小黑屋|52RD我爱研发网 ( 沪ICP备2022007804号-2 )

GMT+8, 2024-11-23 22:59 , Processed in 0.049792 second(s), 18 queries , Gzip On.

Powered by Discuz! X3.5

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表