找回密码
 注册
搜索
查看: 784|回复: 4

MTK GPIO问题

[复制链接]
发表于 2008-1-31 10:37:17 | 显示全部楼层 |阅读模式
我把MT6225的一个GPIO外加10K电阻上拉到VBAT,在连上电池不开机的情况下,测得该IO口只有0.5V左右的电压,但它的对地电阻却有20K.把上拉电阻改为1K,IO口的电压变为了1.1V左右;换另一个GPIO,情况一样。请问这是怎么回事?不开机时难道不能把GPIO拉高吗?
发表于 2008-1-31 11:55:46 | 显示全部楼层
??哪个东西?
有图么?[em13]
点评回复

使用道具 举报

发表于 2008-1-31 16:41:20 | 显示全部楼层
应该是不行。
芯片内部有保护电路,保证IO口的电压不会高于电源0.7V,当你通过一个电阻将IO串接到电源时,相当于通过芯片的保护电路+电阻向系统供电,而此时电流只有3mA左右,系统是不能工作的,芯片也不会损坏。
点评回复

使用道具 举报

发表于 2008-2-14 20:50:43 | 显示全部楼层
你为什么要将GPIO口接上拉电阻到VBAT呢,这不是纯粹浪费电吗,应该是接上拉电阻到VDD啊,这样不开机时这个GPIO也不会消耗电啊,因为这时VDD没有电压,GPIO口上也没电压,就不会消耗电了.
点评回复

使用道具 举报

发表于 2008-2-15 11:26:24 | 显示全部楼层
<DIV class=quote><B>以下是引用<I>mored</I>在2008-1-31 16:41:20的发言:</B>
应该是不行。
芯片内部有保护电路,保证IO口的电压不会高于电源0.7V,当你通过一个电阻将IO串接到电源时,相当于通过芯片的保护电路+电阻向系统供电,而此时电流只有3mA左右,系统是不能工作的,芯片也不会损坏。</DIV>


Yeah,通常IO内部集成一个双向TVS,如果pull-up Vdd> VIO+0.7,可能使内部TVS有漏电流.
此时IO静态电流增大,应该避免不同电平的VIO互连,同时建议上拉参考电平也应该与VIO一致(一些系统Power模块则未必,可以连接上拉到Vbat)
点评回复

使用道具 举报

高级模式
B Color Image Link Quote Code Smilies

本版积分规则

Archiver|手机版|小黑屋|52RD我爱研发网 ( 沪ICP备2022007804号-2 )

GMT+8, 2024-11-28 16:32 , Processed in 0.061729 second(s), 16 queries , Gzip On.

Powered by Discuz! X3.5

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表