找回密码
 注册
搜索
查看: 7829|回复: 26

[讨论] 怎么理解芯片的输入阻抗呢?

[复制链接]
发表于 2008-1-14 13:42:00 | 显示全部楼层 |阅读模式
怎么理解芯片的输入阻抗呢?我们知道CMOS场效应管子的输入阻抗很高,是否基于CMOS的芯片的输入阻抗都可以看作高阻?
      我想,只有这样才能解释菊花链布线的做法。

      还有,怎么理解芯片的输出阻抗呢?
      我们知道,传输线的特征阻抗应该等于芯片的输出阻抗加上源端串行匹配电阻,那么怎样才能找到芯片的输出阻抗值呢?在芯片的手册里边找吗?
      我们知道,芯片的管脚有寄生电阻,它也是输出阻抗的组成部分吗?
发表于 2008-1-15 15:20:07 | 显示全部楼层
这个问题,我也思考过好久,问过好多人
但是,貌似没有找到比较让人信服的解释

个人的理解是这样的:芯片的输出阻抗,不包括寄生阻抗,它指芯片的输出脚到地之间的阻抗
                              芯片的输入阻抗,也是指芯片的引脚到地之间的阻抗(貌似,成了下拉电阻了)

除了芯片所谓的上拉电阻阻抗之外,其它几个概念,不是十分清楚。。。。。。。。
因为现在的工艺和IC设计很复杂,很多端口都是多功能数字端口,所以。。。很迷糊。。。。
点评回复

使用道具 举报

发表于 2008-1-17 08:54:32 | 显示全部楼层
[em13]
点评回复

使用道具 举报

发表于 2008-1-23 12:25:01 | 显示全部楼层
期待牛人解答
点评回复

使用道具 举报

发表于 2008-1-23 18:12:13 | 显示全部楼层
应该说芯片的引脚阻抗是非线性的,引脚的电压电流条件变化,阻抗也相应的变化,需要指出芯片的工作点才能界定阻抗值
点评回复

使用道具 举报

发表于 2008-1-23 18:38:56 | 显示全部楼层
怎么理解芯片的输入阻抗呢?我们知道CMOS场效应管子的输入阻抗很高,是否基于CMOS的芯片的输入阻抗都可以看作高阻?
这里的阻抗并不是特征阻抗而是直流阻抗,特征阻抗的定义是电缆中传送波的电场强度和磁场强度之比。特性阻抗正比于电缆的感抗和容抗的平方根
点评回复

使用道具 举报

发表于 2008-1-25 14:08:23 | 显示全部楼层
对此问题很有兴趣,期待高人指点![em01]
点评回复

使用道具 举报

发表于 2008-1-30 15:49:42 | 显示全部楼层
这个问题 期待  作 ic来  解答一下
点评回复

使用道具 举报

发表于 2008-2-1 11:50:59 | 显示全部楼层
请高人指点一下,俺也不明白
点评回复

使用道具 举报

发表于 2008-2-1 18:14:39 | 显示全部楼层
[em02][em02]
点评回复

使用道具 举报

发表于 2008-2-2 21:16:13 | 显示全部楼层
输入阻抗大好,输出阻抗小好。
点评回复

使用道具 举报

发表于 2008-2-3 01:00:18 | 显示全部楼层
我记得课本上计算Ro的方法是将输入短接,输出加一个电源,然后计算整个电路的等效电阻,这个就是Ro吧,不知道记错了没,呵呵,记错了别拿鸡蛋扔我啊[em04]
点评回复

使用道具 举报

发表于 2008-2-28 17:42:03 | 显示全部楼层
我想,MOS管是构成IC引脚结构的单元, 就I/O口而言,内部开关打开输出结构的时候,输入阻抗肯定很高,打开输入结构的时候,输入阻抗肯定很低,但是在关闭状态或者断电保护的时候,实际上是金属脚与芯片内部电路了,当然这个也是控制逻辑,可以看看各种脚的结构,就可以明白了,愚见!
点评回复

使用道具 举报

发表于 2008-3-11 22:58:55 | 显示全部楼层
看懂问题了看不懂答案
点评回复

使用道具 举报

发表于 2008-8-28 17:34:46 | 显示全部楼层
建议看看大学的模电教材前几章节
点评回复

使用道具 举报

发表于 2008-8-28 17:50:47 | 显示全部楼层
等待中
点评回复

使用道具 举报

发表于 2008-8-28 18:51:47 | 显示全部楼层
放大电路的输出阻抗 的确是 输入端短路  在输出端加电压 算其产生的电流 然后在除 , 至于为什么
我也很晕 [em12]
点评回复

使用道具 举报

发表于 2008-8-29 10:42:46 | 显示全部楼层
LZ是“研究员”了,也尚未得解;期望更牛的人来指点一下
点评回复

使用道具 举报

发表于 2008-9-2 11:16:00 | 显示全部楼层
数字电路而言,输出阻抗是指的驱动管的内阻.这个值是非线性的.具体可以通过IBIS模型中的V/I特性曲线来度算.大概的推算过程很简单,电源电压为3.3V,比如当驱动器输出高电平,在驱动33mA负载(3.3V电源,50欧阻抗线+源端串联电阻=100欧的情况下)时,实际输出是3.0V,即相对于VCC的压降为-300mV,则输出管的高电平输出阻抗为20欧.输出电流不一样,这个值对应曲线上不同的点,得到的阻抗也会不一样.对于低电平是不一样的,会比这个值稍小.都知道下降沿比上升沿要快也是这个原因,工艺决定的.
点评回复

使用道具 举报

发表于 2008-9-4 16:33:20 | 显示全部楼层
1、cmos器件,一般输入电阻能达到10的10次方欧姆,可以认为电阻很大,基本没有输入电流,所以cmos器件一般都是电压作为控制信号,而不像晶体管器件,使电流作为控制信号。

2、输出电阻就是从输出端看进去的阻值,多数情况下输出电阻越小越好(RF电路要求匹配阻抗,即输出阻抗等于下级输入阻抗;而进行电流信号传输的电路则要求输出阻抗越大越好!)

其他问题无法回答
点评回复

使用道具 举报

高级模式
B Color Image Link Quote Code Smilies

本版积分规则

Archiver|手机版|小黑屋|52RD我爱研发网 ( 沪ICP备2022007804号-2 )

GMT+8, 2024-12-29 08:45 , Processed in 0.049446 second(s), 16 queries , Gzip On.

Powered by Discuz! X3.5

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表