找回密码
 注册
搜索
查看: 723|回复: 6

[讨论] 关于信号完整性仿真的一点问题

[复制链接]
发表于 2007-11-20 14:03:06 | 显示全部楼层 |阅读模式
无论用hyperlynx还是allegro进行信号完整性仿真的时候,都无法体现信号跨平面所带来的影响,请问这类问题大家都是如何处理的?
发表于 2007-11-22 09:56:59 | 显示全部楼层
这个问题应该用hfss可以进行仿真的,但是你的信号速率如果不是很高的话,建议可以不用考虑信号换参考平面带来的影响。
点评回复

使用道具 举报

 楼主| 发表于 2007-11-22 13:20:33 | 显示全部楼层
PCIE总线2.5Ghz,但是用HFSS建模很麻烦,没有其他更好的方法吗?
点评回复

使用道具 举报

发表于 2007-11-22 13:43:48 | 显示全部楼层
哦,是这个线啊,走表层和底层,不用仿真,没有任何问题,表层的不用打孔直接拉到BGA,从PCIE连接器过来的底层线,需要从BGA打孔连接到底层。这个简单!
点评回复

使用道具 举报

发表于 2007-11-22 13:45:12 | 显示全部楼层
如果有过孔在线上,在过孔边上尽量对称的位置上增加地过孔就可以了。
点评回复

使用道具 举报

 楼主| 发表于 2007-11-23 12:50:49 | 显示全部楼层
谢谢啊,我想问一下仿真的时候连接器是怎么处理的,比如仿真PCIe信号,PCIE连接器的参数怎么确定了?多板仿真时都要涉及这个问题,
点评回复

使用道具 举报

发表于 2007-11-23 12:59:29 | 显示全部楼层
连接器的仿真模型HSPICE有,但是ALLEGRO是没有的(我记得是,呵呵),还有就是通过HFSS也是可以的,多板仿真一般都会不考虑连接器的影响,如果你想考虑只能使用HSPICE和HFSS。
点评回复

使用道具 举报

高级模式
B Color Image Link Quote Code Smilies

本版积分规则

Archiver|手机版|小黑屋|52RD我爱研发网 ( 沪ICP备2022007804号-2 )

GMT+8, 2024-10-7 10:24 , Processed in 0.045584 second(s), 16 queries , Gzip On.

Powered by Discuz! X3.5

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表