找回密码
 注册
搜索
楼主: hjhrd

[讨论] 请教phase error

[复制链接]
 楼主| 发表于 2008-1-3 20:29:36 | 显示全部楼层
上回的问题修改了PCB解决了,现在有个问题发现只有DCS   PCL  15时的phase error  peak  一会好一会儿差,谁遇到过啊![em13]
点评回复

使用道具 举报

发表于 2008-1-5 11:03:15 | 显示全部楼层
在transceiver到pa之间的dcs/pcs路径上是否有LPF,要尽量按照mtk的建议进行layout应该没有太大的问题的。
点评回复

使用道具 举报

发表于 2008-1-9 14:42:20 | 显示全部楼层
又一个被6139害了的......
点评回复

使用道具 举报

发表于 2008-1-25 12:26:27 | 显示全部楼层
我也遇到差不多同样的问题,虽然现象差不多但引起的原因却不一定相同,我们的是因为DCS路径上受PA回来的二次谐波干扰,TC出来加一个1.5PF到地就会好很多,你可以试下。
点评回复

使用道具 举报

发表于 2008-3-5 19:13:45 | 显示全部楼层
hihrd   帅哥,你上次layout 改了什么地方?我现在也遇到跟你一样的问题了,能否指点一下?
点评回复

使用道具 举报

发表于 2008-3-5 21:30:12 | 显示全部楼层
有没有完全按照mtk提供的建议布局!
点评回复

使用道具 举报

发表于 2008-3-10 11:54:35 | 显示全部楼层
说是高手的,全只是说说的啊,也没见行动啊。估计还是要RMB才行。唉
点评回复

使用道具 举报

发表于 2008-3-12 16:27:07 | 显示全部楼层
是不是零中频的,看看你的TC的本振频率是多少,是不是正好是DCS信号的整数倍,如果是的在PA前面加个低通滤波器可能会好点
点评回复

使用道具 举报

发表于 2008-3-12 20:52:45 | 显示全部楼层
6139 方案1800M的pahse error 问题我们已经做过好多个案子了,总结起来有以下几点要注意:
1.layout要严格按照RF要求和MTK建议的去做.元件的摆放,阻抗线控制,PA,ASM要分开等等.
2,debug要注意的是,TC 到PA的匹配.(一般都是匹配问题).如果现象比较奇怪,比如在PA没有饱和的情况想peak都比较大,那么你要注意看看电源系统是否正常,加一些滤波电容在供电系统上.
点评回复

使用道具 举报

发表于 2008-3-12 21:01:43 | 显示全部楼层
还有两点本人觉得对peak 很有效,
3.MTK6139的10脚的滤波电容对TC影响很大.如果值不合适就有一些问题.我们一般取  3.3NF.
4.由于6139本身设计的一些问题,加上屏蔽盖,对指标也很有影响.
点评回复

使用道具 举报

发表于 2008-3-12 21:06:52 | 显示全部楼层
----------------------
上回的问题修改了PCB解决了,现在有个问题发现只有DCS   PCL  15时的phase error  peak  一会好一会儿差,谁遇到过啊!
----------------------

pcl 15的 peak 问题是由于你的功率较底和PVT脉宽比较窄引起,解决方法就是把PVT的脉宽尽量展宽.功率调整到2DB左右,应该就可以解决
点评回复

使用道具 举报

发表于 2008-3-13 17:36:51 | 显示全部楼层
楼上能解释下PVT脉宽和PE的关系吗
点评回复

使用道具 举报

高级模式
B Color Image Link Quote Code Smilies

本版积分规则

Archiver|手机版|小黑屋|52RD我爱研发网 ( 沪ICP备2022007804号-2 )

GMT+8, 2024-11-25 20:20 , Processed in 0.047181 second(s), 13 queries , Gzip On.

Powered by Discuz! X3.5

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表