找回密码
 注册
搜索
查看: 779|回复: 3

[讨论] FPGA实现外设访问的读写时序

[复制链接]
发表于 2006-10-18 09:37:00 | 显示全部楼层 |阅读模式
FPGA独立进行外设访问,比如NOR FLASH,读写片选信号由FPGA自身实现,而不是把MCU送过来的读写信号进行时序处理,这时读写片选时序该怎么实现?我想用wait for ..ns这种语句,但是ISE8.2不支持,请各位高手指点,不胜感激!
发表于 2006-10-24 15:48:00 | 显示全部楼层
用几个状态机不就行了吗!!!!
点评回复

使用道具 举报

发表于 2006-11-1 10:49:00 | 显示全部楼层
计数器也可以呀
点评回复

使用道具 举报

发表于 2006-11-3 21:21:00 | 显示全部楼层
你有没有搞错!!!!wait for 能被综合吗????

如果读写时间要求精度不高就用VHDL编;
如果读写时序要求很严格并且频率很高就用PLL,QDS,QS模块实现。例如DDR SDRAM的读写时序。这些模块是工具里就有现成的。
点评回复

使用道具 举报

高级模式
B Color Image Link Quote Code Smilies

本版积分规则

Archiver|手机版|小黑屋|52RD我爱研发网 ( 沪ICP备2022007804号-2 )

GMT+8, 2024-11-24 06:40 , Processed in 0.044803 second(s), 18 queries , Gzip On.

Powered by Discuz! X3.5

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表