|
什么是容性电路和感性电路,最近学习,总结一下,希望对像我当初一样不明白的新手们,有所帮助。
1,RLC串联电路
设总电流为i=Im·sin(wt+Q0)
则:VR=VRm·sin(wt+Q0), VL= VLm·.sin(wt+ Q0+90º), Vc=Vcm·sin(wt +Q0-90º)
V= VR + VL + Vc=sqr(VR· VR+( VL -Vc)2) = I·sqr(R2+ (XL-XC)2)
当VL>VC(XL>XC), VL-VC 为正,总电压在相位上超前总电流,电路呈感性;
当VL<VC(XL<XC),VL-VC为负,此时,总电压在相位上滞后总电流,电路呈容性;
当VL=VC(XL=XC),VL与VC刚好抵消,此时,总电压与总电流相位相同,且大小与电阻两端电压大小相等,电路呈纯阻性。
2,RLC并联电路
设并联电路两端所加总电压V=Vm·sin(wt + Q0)
则iR=iRm·sin(wt + Q0), iL=ILm·sin(wt +Q0-90º) iC=Icm·sin(wt+ Q0+90º)
i = iR+ iL + iC
当IL>IC(XL<XC)时,总电压在相位上超前总电流,电路呈感性;
当IL<IC(XL>XC)时,总电压在相位上滞后总电流,电路呈容性;
当IL=IC(XL=XC)时,IL与IC刚好抵消,总电压与总电流相位相同,电路呈纯阻性。 |
|