找回密码
 注册
搜索
查看: 847|回复: 1

[FPGA资料] 关于cyclone器件altpll的问题

[复制链接]
发表于 2006-9-9 20:36:00 | 显示全部楼层 |阅读模式
现在用了器件内置的pll,输出用了c0和e0,c0偏移60度,e0偏移90度。使用无补偿模式。现在是当输入的clk中断一下后重新输入,c0和e0与clkin的相位关系和中断前相差较大。这是为什么?我看他的datashit里面说自己重新锁相的
发表于 2006-10-25 07:15:00 | 显示全部楼层
你可以试试用跟踪源时钟同步的补偿方式。
点评回复

使用道具 举报

高级模式
B Color Image Link Quote Code Smilies

本版积分规则

Archiver|手机版|小黑屋|52RD我爱研发网 ( 沪ICP备2022007804号-2 )

GMT+8, 2024-9-29 16:16 , Processed in 0.043998 second(s), 17 queries , Gzip On.

Powered by Discuz! X3.5

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表