找回密码
 注册
搜索
查看: 757|回复: 0

[IC设计资料] 数字系统可测性设计方法的探讨

[复制链接]
发表于 2006-4-28 12:08:00 | 显示全部楼层 |阅读模式
【文件名】:06428@52RD_ymzhu.rar
【格 式】:rar
【大 小】:431K
【简 介】:摘要:本文主要探讨了用全扫描结构(FULL SCAN METHOD)来实现数字电路可测性设计(DESIGN FOR TEST)的原理与方法。其中涉及到扫描结构
(SCAN)的算法依据、电路的基本结构、测试矢量的生成(ATPG)以及测
试的时序等诸多问题。并结合最常用的综合工具SYNOPSYS 中的DFT
COMPILER 部分,深入描述了为一数字电路芯片加入扫描部分和产生
测试矢量集的具体流程。扫描结构对数字电路的结构有一些限制,为了
避免违反这些限制,文中罗列了所谓的设计规范,并详细介绍了如何对
违反这些设计规范的电路进行修改和处理的方法。
【目 录】:
1. 可测性设计的概念及发展状况
2. D 算法的原理及实现方法
3. SYNOPSYS 中的测试部分及扫描结构
4. 扫描电路的加入及ATPG 的产生过程
5. 扫描结构对电路的限制
6. 对有问题电路进行的修改


[/UseMoney]

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?注册

×
高级模式
B Color Image Link Quote Code Smilies

本版积分规则

Archiver|手机版|小黑屋|52RD我爱研发网 ( 沪ICP备2022007804号-2 )

GMT+8, 2024-11-23 15:33 , Processed in 0.046815 second(s), 18 queries , Gzip On.

Powered by Discuz! X3.5

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表