找回密码
 注册
搜索
查看: 1126|回复: 0

[讨论] 高速高密度PCB上的SSN问题

[复制链接]
发表于 2012-2-25 19:59:37 | 显示全部楼层 |阅读模式
【文件名】:12225@52RD_高速高密度PCB上的SSN问题.pdf
【格 式】:pdf
【大 小】:203K
【简 介】:大规模数字IC,如CPU、MCU、RAM、FPGA、ASIC 等,有重
要而广泛的用途。这些数字IC 的发展趋势是高集成度、高性
能、高速度、低工作电压、低功耗。随着大规模数字IC 中数据
率(data rates)越来越高,信号的上升时间(rise time)越来越短,在
高速高密度PCB 上,SSN(simultaneous switching noise)逐步成为
影响SI(signal integrity)和RE(radiated emission)的一个主要噪声
源。研究高速高密度PCB 上SSN 的机理与特性,对认识SSN
对数字系统性能的影响,指导数字系统设计实践,具有实际意
义[1- 4]。反相器是数字IC 的核心单元。大规模数字IC 一般都采
用CMOS 工艺。本文从CMOS 反相器入手,系统分析高速高密
度PCB 上SSN 的机理与特性。

【目 录】:高速高密度PCB 上的SSN 问题


本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?注册

×
高级模式
B Color Image Link Quote Code Smilies

本版积分规则

Archiver|手机版|小黑屋|52RD我爱研发网 ( 沪ICP备2022007804号-2 )

GMT+8, 2024-11-26 05:27 , Processed in 0.045896 second(s), 18 queries , Gzip On.

Powered by Discuz! X3.5

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表