找回密码
 注册
搜索
查看: 1527|回复: 6

[讨论] 求分析EVM和Rho调试方向

[复制链接]
发表于 2011-9-3 14:12:32 | 显示全部楼层 |阅读模式
之前是除了功率,其他指标都FAIL,后来看了论坛大虾发言,ACLR不好可能是匹配不好导致,于是在PA(TRANSCIVER内置)前级测试,发现ACLR果然PASS了,下面尝试调PA匹配来解决ACLR问题。但是Rho和EVM(PA input)还是FAIL,Rho 0.88, EVM 35% rms。
查了一下Rho和EVM是整体指标的意思,
那么我猜测主要是相位噪声的原因,按我的想法,下面应该查PLL供电、LOOPFILTER、晶振基准时钟 这几方面,不知道我的方向对么?还有啥没考虑到的?谢谢大虾对我的帮忙[5
发表于 2011-9-7 18:25:56 | 显示全部楼层
先看频率误差,再看相位误差,如果都好的话,看看你的参考电路的IQ信号是否有匹配电路,动动它看看,如果没有IQ信号的匹配,好好查查layout吧。[em02]
点评回复

使用道具 举报

发表于 2011-9-5 09:18:44 | 显示全部楼层
退偶电容要是加的话,我会考虑间隔2个数量级的组合,比如10pF,1nF,100nF。
有可能是Layout问题/
点评回复

使用道具 举报

 楼主| 发表于 2011-9-4 09:20:46 | 显示全部楼层
顶一下,周末高手不上班?
点评回复

使用道具 举报

 楼主| 发表于 2011-9-3 17:35:24 | 显示全部楼层
刚才做了以下实验
1.用一块指标好的板子,把它的高精度RF时钟引过来替代我的时钟
2.稍微调了一下LOOP FILTER,以我有限的知识,按照参考设计来的LOOPFILTER一般不会引入类似于现在这么大的问题。
3.TRANSCIVER所有电源(除寄存器神马的)都加了1nF+10nF+100nF退偶电容,个别重要的(VCO神马的)加了uF级退偶电容。

以上测试做完后对结果Rho,EVM都没有影响,EVM的相位误差17度左右。
测试的DRIVER OUTPUT脚,还没有经过PA呢。

小弟坐等大虾指导了
点评回复

使用道具 举报

发表于 2011-9-20 19:05:56 | 显示全部楼层
最大发射功率时电流有多大尼?
点评回复

使用道具 举报

发表于 2015-8-28 22:35:04 | 显示全部楼层
23456789
点评回复

使用道具 举报

高级模式
B Color Image Link Quote Code Smilies

本版积分规则

Archiver|手机版|小黑屋|52RD我爱研发网 ( 沪ICP备2022007804号-2 )

GMT+8, 2025-1-24 14:47 , Processed in 0.047930 second(s), 17 queries , Gzip On.

Powered by Discuz! X3.5

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表