|
【文件名】:0645@52RD_不错的论文2.rar
【格 式】:rar
【大 小】:717K
【简 介】:一、摘要:本文介绍了使用一种标准的硬件描述语言VHDL编写CCD驱动电路的新方法,给出了时序仿真波形,并验证了其可行性。
关键字:CCD;CPLD;HDL;VHDL
二、【摘要】本文详细讨论了用VHDL 语言进行FPGA 设计的方法, 阐明了VHDL 语言的基本概念以及VHDL 的综合过程, 并举例说明了如何编写可综合的RTL 级VHDL 代码。
关键词: FPGA VHDL 综合
三、摘要: 本文提出了一种基于VHDL 语言的浮点乘法器的硬件实现方法, 就是用VHDL 语言描述设计文件, 用FPGA 实现浮点乘法, 并在M axp lus2 上进行了模拟仿真, 得到了很好的结果. 该浮点乘法可以实现任意位的乘法运算.
关键词: 浮点乘法器; VHDL 语言; FPGA
四、摘 要: 本文提出了一种新的基于VHDL 语言的组合数字电路测试码自动生成方法。在VHDL语言描述组合数字电路的基础上, 建一VHDL 语言的编译器, 其输入为描述被测电路的VHDL 语言, 输出结果为描述被测电路功能的一系列逻辑表达式。针对这些逻辑表达式, 本文详细地介绍了一种能直接产生电路测试码的算法。
关键词: VHDL 语言; 数字电路测试; 测试码自动生成
五、摘 要: 介绍一种电视墙(Video Wall)数字图像处理电路的设计思路,即采用大规模可编程逻辑芯片,并运用VHDL语言设计出一种新型的电视墙显示系统,具有集成度高、模块化、可运用于多种显示方式、体积小、系统的可靠性高等特点。
关键词:VHDL 组合式电视墙 MAX+PLUSI开发环境
【目 录】:
一、1.引言;2.应用实例;3.程序下载;
二、1.引言;2.FPGA 设计流程;3.VHDL 的基础知识;4.FPGA 的设计实例;5.结论;
三、1.VHDL 语言所描述的浮点数;2.浮点乘法器的输入输出端口;3.Maxplus2 上的模拟仿真;4.结论;
四、1.引言;2.数字电路测试的定义;3.VHDL 语言;4.VHDL 语言的基本思想以及一些定义;5.基本测试算法;6.基本算法的改进;7.结束语;
五、1.引言;2.电视墙显示系统的基本原理;3.运用VHDL语言设计电视墙的数字图像处理电路;
|
本帖子中包含更多资源
您需要 登录 才可以下载或查看,没有账号?注册
×
|