找回密码
 注册
搜索
查看: 1200|回复: 7

[讨论] 为什么DCT架构的发射机相位误差比较差

[复制链接]
发表于 2010-3-21 01:15:46 | 显示全部楼层 |阅读模式
最近重新思索MT6139的相位误差问题,也对MT6139和AD6548和MT6253的发射机架构详细看了一下,虽然从项目来看,确实AD6548和MT6253(OPLL)的项目相位误差都比较好 ,RMS基本在1以下。那为什么MT6139这种DCT架构的发射机的相位误差就这么容易出问题呢?哪位了解的请详细的给大伙讲讲,谢谢!
发表于 2010-3-22 09:45:14 | 显示全部楼层
我记得DCT一般会引发DC offset,相位误差不就是它的实部吗,这就是DCT的弊病。好多transceiver为了避免DC offset,均采用低中频变频。[em01][em01]
点评回复

使用道具 举报

 楼主| 发表于 2010-3-24 23:26:35 | 显示全部楼层
楼上的说的不对,DC OFFSET是接收机的问题。
之前看了RFMD一位FAE发的一篇文档,详细讲解了DCT架构的相位误差调试方法,但他也不知道其中的原因。看来了解的人真的很少啊!
还是期待有高手来解答一下!
点评回复

使用道具 举报

发表于 2010-3-25 22:48:29 | 显示全部楼层
mark, mark 学习
点评回复

使用道具 举报

发表于 2010-3-29 12:14:47 | 显示全部楼层
Below is my own opinion.

  The root cause is due to isolation between RF/LO port in up-coversion mixer. That problem is so called LO leakage/RF injection.
  While in opll that's not a problem, since Loopfilter can eliminate most of the spurious,with mixer actually performs down-conversion;
the isolation between RF/LO port can be minimized.
点评回复

使用道具 举报

发表于 2010-3-29 13:32:09 | 显示全部楼层
请问你们采用的是极化调试的还是直接上变频的芯片啊?
点评回复

使用道具 举报

发表于 2010-3-30 09:21:05 | 显示全部楼层
其实并不是说这种架构的PE就会差,只是MTK做的烂而已啦
点评回复

使用道具 举报

发表于 2013-8-12 19:49:30 | 显示全部楼层
请教下DCT架构与OPLL架构有什么区别???
点评回复

使用道具 举报

高级模式
B Color Image Link Quote Code Smilies

本版积分规则

Archiver|手机版|小黑屋|52RD我爱研发网 ( 沪ICP备2022007804号-2 )

GMT+8, 2025-1-31 08:14 , Processed in 0.045003 second(s), 17 queries , Gzip On.

Powered by Discuz! X3.5

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表