|
以前用PLL 都是采用的ADI。因为想提高鉴相频率,这才采用了HMC440。ADI的环路滤波用软件计算就可以了,很方便。
HMC440在计算环路的时候,我糊涂了。
环路公式为
R1=(Kv*Kvco)/(ωc*ωc*N*cosφ*C2),
R2=tanφ/(ωc*C2);
我参照的是 PLL Performance, Simulation, and Design ” 2001, Second Edition 119页 这里面的计算方法
<img src="attachments/dvbbs/2009-11/2009111214504073499.jpg" border="0" onclick="zoom(this)" onload="if(this.width>document.body.clientWidth*0.5) {this.resized=true;this.width=document.body.clientWidth*0.5;this.style.cursor='pointer';} else {this.onclick=null}" alt="" />
Kv:2V (HMC440鉴相增益)
Kvco:40MHz/v
N:10
ωc:2×3.14×1MHz 环路带宽 1MHz
φ:48度
C2:2200pf
在计算过程中,MHz我转换成Hz,pF转换成F,别的不变。
可按照这个计算的值,环路始终不能锁定。1Mhz的环路应该很宽了。我的鉴相频率25Mhz。
我用这个公式计算HMC440 datasheet上所给的参考环路7页上的,计算出的R2与datasheet上给出的也偏差不小
现在我真的糊涂了。
请各位帮我看看 到底是哪里的问题 谢谢了。环路始终无法锁定,急人啊
<img src="attachments/dvbbs/2009-11/2009111214512773499.jpg" border="0" onclick="zoom(this)" onload="if(this.width>document.body.clientWidth*0.5) {this.resized=true;this.width=document.body.clientWidth*0.5;this.style.cursor='pointer';} else {this.onclick=null}" alt="" /> |
|