找回密码
 注册
搜索
查看: 995|回复: 4

[讨论] FPGA与CPLD的区别[分享]

[复制链接]
发表于 2006-2-20 14:42:00 | 显示全部楼层 |阅读模式
FPGA与CPLD的区别
系统的比较,与大家共享:
尽管FPGA和CPLD都是可编程ASIC器件,有很多共同特点,但由于CPLD和FPGA结构上的差异,具有各自的特点:
①CPLD更适合完成各种算法和组合逻辑,FP GA更适合于完成时序逻辑。换句话说,FPGA更适合于触发器丰富的结构,而CPLD更适合于触发器有限而乘积项丰富的结构。
②CPLD的连续式布线结构决定了它的时序延迟是均匀的和可预测的,而FPGA的分段式布线结构决定了其延迟的不可预测性。
③在编程上FPGA比CPLD具有更大的灵活性。CPLD通过修改具有固定内连电路的逻辑功能来编程,FPGA主要通过改变内部连线的布线来编程;FP GA可在逻辑门下编程,而CPLD是在逻辑块下编程。
④FPGA的集成度比CPLD高,具有更复杂的布线结构和逻辑实现。
⑤CPLD比FPGA使用起来更方便。CPLD的编程采用E2PROM或FASTFLASH技术,无需外部存储器芯片,使用简单。而FPGA的编程信息需存放在外部存储器上,使用方法复杂。
⑥CPLD的速度比FPGA快,并且具有较大的时间可预测性。这是由于FPGA是门级编程,并且CLB之间采用分布式互联,而CPLD是逻辑块级编程,并且其逻辑块之间的互联是集总式的。
⑦在编程方式上,CPLD主要是基于E2PROM或FLASH存储器编程,编程次数可达1万次,优点是系统断电时编程信息也不丢失。CPLD又可分为在编程器上编程和在系统编程两类。FPGA大部分是基于SRAM编程,编程信息在系统断电时丢失,每次上电时,需从器件外部将编程数据重新写入SRAM中。其优点是可以编程任意次,可在工作中快速编程,从而实现板级和系统级的动态配置。
⑧CPLD保密性好,FPGA保密性差。
⑨一般情况下,CPLD的功耗要比FPGA大,且集成度越高越明显。
发表于 2006-5-4 19:19:00 | 显示全部楼层
<P>同意.               </P>
点评回复

使用道具 举报

发表于 2006-5-5 17:45:00 | 显示全部楼层
<P>很好的资料</P>
点评回复

使用道具 举报

发表于 2006-5-16 10:56:00 | 显示全部楼层
不理解下面的话,可否解释:②CPLD的连续式布线结构决定了它的时序延迟是均匀的和可预测的,而FPGA的分段式布线结构决定了其延迟的不可预测性。<FONT color=#ffffff>[</FONT>
点评回复

使用道具 举报

发表于 2006-5-16 12:12:00 | 显示全部楼层
<P>以我的理解,FPGA由於面積大,繞線資源分成local的高速信號通道,再搭配global的高速、低速通道,以及local的低速通道,</P><P>因此synthesis出來之後,實際routing的方式對於delay影響仍相當大。</P><P>但delay仍可預測,廠商提供的開發軟件會將path delay計算出來。因此使用者必須設定timing constraint讓routing軟件有所依據。</P>
点评回复

使用道具 举报

高级模式
B Color Image Link Quote Code Smilies

本版积分规则

Archiver|手机版|小黑屋|52RD我爱研发网 ( 沪ICP备2022007804号-2 )

GMT+8, 2024-9-29 10:17 , Processed in 0.046252 second(s), 17 queries , Gzip On.

Powered by Discuz! X3.5

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表