找回密码
 注册
搜索
查看: 818|回复: 0

[讨论] 如何在一个比较大的CPLD与或阵列中如何解决时延问题

[复制链接]
发表于 2008-6-4 13:33:33 | 显示全部楼层 |阅读模式
假如是在一个64*64与或阵列
或者更大的与或阵列中
为方便理解,现在如下描述:
(大家画个小草图应该很容易理解)

横向分别为a1,a2,...a64
纵向分别为b1,b2,....b64
其中的与项分别为a1b1,a1b2,...a1b64
a2b1,a2b2,.....a2b64
..........
a64b1,a64b2,.....a64b64
其中a?b?表示两个项 相与,
现在要求所有这么多的与项的和,即
所有与项再相或,结果作为输出
这么大的阵列,这么多的项求和后肯定会有不少的延时时间吧
我想如何才能尽可能的减少延时时间
使其运行效率更高,更快
希望大家能给提供一些比较切实可用的方法
谢谢!
高级模式
B Color Image Link Quote Code Smilies

本版积分规则

Archiver|手机版|小黑屋|52RD我爱研发网 ( 沪ICP备2022007804号-2 )

GMT+8, 2024-11-24 06:43 , Processed in 0.042617 second(s), 17 queries , Gzip On.

Powered by Discuz! X3.5

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表