|
05年工作到今天,看着别人一个个的飞跃,自己还在离起跑线不远的地方跑着,真是有点心急,但是心急是做不了好事情的,还是要脚踏实地!
小弟的工作经历:05年7月到06年3月,一家公司做EDA应用工程师,把Cadence软件用熟悉了,但Layout的经验为0.
后来跳了,跳到另外一家公司,挂名为硬件工程师,其实为测试工程师,有种被公司骗的感觉,领导觉得能力差(因为领导不是做电子类出身),哎,幸苦的过了两年了,明年肯定换工作了,再这样下去自己越来越没有方向感的。不过还是做过一些板卡,呵呵,从头到尾的把设计做了一遍,还是有所得的。进来后发现自己的兴趣在SI方面,所以将大家所说的一些资料经典的书都看了一遍,觉得让我学到了更多,发现硬件工程师的特点与缺点了。
说来听听,请大家注意一下吧:(不对的地方,请大家多多指教了)
我们公司做硬件的就那么几个,一个做了差不多7年,搞FPGA方面的,一个做了5年搞电源方面的,还有两个差不多,算算也有3 ̄4年了,大家的工资差别大了一点哈,这也正常。我们做的是工控类的板卡,所以也没有高速方面的问题,但我发现大家设计上总是有一点点的小问题:
1、芯片的负载情况注意的不够,芯片自身的功耗没有注意到,要是在做SI类型的板卡的时候,这可不是一个小问题,这引发到驱动力上的问题了,整板的功耗了。
2、由于是工控类的板卡,信号的速率低,所以在地与电源的问题远远大于信号完整性方面的问题,如何做到电磁兼容比较麻烦,因为工控类的板卡的信号线的传输距离比较的远,大家知道,线缆过长会引起什么样的问题,这个在PCB布线的时候一样也是需要考虑的。由电源与地上产生的波动影响会比较大,而且线缆上的串绕会比较严重,大家有机会还是要去体会一下,特别是搞SI的。地上的躁声与电源上的躁声那可不是一般二般的。
3、由于第二点,所以引发出了一个问题,PCB上的设计问题,公司没有明确的把关机制,导致板卡的质量并不是很高,外包的设计质量其实也不是不高,只是领导太过于关心成本,导致外包费用较低,别人做工如此,也无话可说,对吧!呵呵!其实别人还是挺有实力的!
4、芯片的质量与认识,领导就喜欢用便宜的东东,就想节约成本,世界上哪有这么好的事情?成本要控制,但不能无节制的乱搞的吧,呵呵,但是考虑到公司的性质,量产的可能性也不大,所以嘛,往往导致供应商对我们没有太多的兴趣,通常买个几十片的芯片,还要喊天喊地的,成本控制在设计初期是要控制的,因为这个对产品的定位是很重要的,然后再到各个环节上去抓,再去压缩。现在搞得供应商都不想跟我们合作了,做一个,搞坏一个!
5、人力成本就更不用说了,连元器件都如此了,想招人招不进,总觉得别人开价过高,别人开的高有别人的理由啊!本来差点招个有点经验的Layout的,别人可能考虑到3K难以在上海活下去,所以走了。。。。
明年跳是肯定的,希望自己明年有个好去处,最好能做SI方面的,发现SI方面有很多东东可学的啊,关于电平方面的特性,我想大家也可以去研究一下,最近在看LVDS方面的东东,MLVD,LVDM,BLVD。。。GTL,GTLP,BTL,现在发现一点,高速理论需要的知识体系结构是需要对集成电路的特点和对信号传输方面的理论知识(TEM波),外加一些模型上的研究,如果大家有兴趣可以去NationalSemiconductor, TI,SamSung, Altera, XiLinx,Fairchild...公司去看看芯片的资料!其实做Layout的,还是应该在有能力和有时间的情况下去学习一下电子方面较深层次的东西,对自己会有好处的!要不然,你不会明白别人为什么要你这样画线,为什么要你铺铜这样处理的?它的间距为什么要设成这么大的值?
个人的发现,发表一下,请大家拍砖! |
|