|
发表于 2010-7-13 09:15:05
|
显示全部楼层
以下是引用aquasnake在2007-1-30 11:52:30的发言:
1. LAYOUT APP NOTE都类似
2. 主题并没有限制RF 还是RTC的晶振,既然是分析透彻,就不需要用排除法来区别看待.如果只是说PCB LAYOUT,哪怕是RTC晶振都应该符合1的APP NOTE.不管如何,挖空都是需要避免的.
3. 寄生电容能够大到另OSC无法震荡?所以你在驳一个不可能出现的情况,我说过了AFC靠IC里面的PLL,不是靠LOAD CAP,LOAD CAP给出一个适合OSC起震的环境.
4, 200个PPM就是200/100,000=1/500;那么32.768K/500=65.536,32.768K+-65.536/2~=32.735~32.801K的精度,不变有效位数只到KHZ,示波器足够可以测到RTC 200PPM的频率漂移
另外,如果你有ORCAD档的原始设计电路图,请看一下负载电容的属性里面,Description是否是选用NPO[/COLOR](+-5%)的电容?我一般选X7R[/COLOR](+-10%)足矣.
而寄生电容在同一批次洗板的PCB中几乎是相同的,还不如电容温漂的影响大,况且此寄生电容数值是固定的\已知的,把此影响无限扩大就显得对设计的不自信,岂非舍本逐末?
有些IC没有内部PLL,需要外接CLK_IN,这样,就只能接有源晶振,此时对负载电容的要求严格些.但主题并非是谈论负载电容的选取方法,而是某RD提出的寄生电容的说法.个人不以为然
别小看32.768,曾经碰到负载电容不匹配造成不能下载的问题。当然不挖地耦合电容不会有那么大。对CRYSTAL建议挖地,当然其下方有包地。早期做LAYOUT的时候曾经没挖地,造成频率误差比较大。TCXO倒是可以考虑不挖地。 |
|