【文件名】:0977@52RD_微波频率合成技术.ppt
【格 式】:ppt
【大 小】:3318K
【简 介】:电子科技大学刘光祜教授在信产部高级电子研修班所作的讲座。刘教授在频综领域有近30年的研发经验。
【目 录】:
第一章 相位噪声
一、基本概念
二、相位噪声的度量
1、相位噪声 的功率谱密度
2、在RF定义的单边带相位噪声功率谱密度
3、短稳的阿仑方差 ——相位噪声的时域指标
阿仑方差与相位噪声谱密度的关系:
4、剩余调频
三、相位噪声的产生机理
1、加性噪声引起放大器的相位噪声基底
2、闪烁噪声( 噪声)使放大器近端相位噪声恶化
3、振荡器的相位噪声
(1) Leeson模块及结论
(2) 振荡器相位噪声的幂律谱结构
四、相位噪声对电路系统的影响
1、相位噪声使信号解调后基带信噪比下降;
2、接收机本振相位噪声可能使信号干扰经“倒易混频”进入中频通带。
3、多进制数字调制系统(为QAM)对相位噪声提出更高要求
通信领域相关文献:
4、相位噪声对OFDM系统性能的影响是当前热门学术话题
OFDM相关文献:
5、相位噪声直接影响各种体制雷达的指标
雷达领域相关文献:
中文相关文献:
第二章 频率合成器的指标
一、频率合成器主要指标
1、单边带相位噪声L(fm)
2、非谐波杂散
(1)基本概念:
(2)产生杂散的原因:
(3)杂散抑制指标的意义:
3、、跳频时间
二、频率合成器的其他指标
1、频率漂移
2、输出频率和分辨率(步长)
3、谐波抑制
4、输出功率及功率波动
5、跳频方式
6、负载牵引
第三章 直接频率合成器(DS)
一、放大器对输出相噪的影响
二、混频器输出的相位噪声
三、倍频器输出的相位噪声
四、分频器输出的相位噪声
五、直接频率合成器举例
第四章 锁相(PLL)频率合成
一、数字分频PLL频率合成器基本原理
二、FS IC主流技术之一——双模前置分频(吞脉冲技术)
三、FS IC主流技术之二——电荷泵输出PFD
四、输出相位噪声估算
五、主要杂散与跳频时间
六、采用电压输出型PD的频率合成器
七、分数分频锁相频率合成(FN-PLL-FS)——主流技术之三
第五章 直接数字频率合成(DDS)
一、DDS基本原理
二、DDS的特点
第六章 微波频率合成方案综述
一、跳频源
1、基本PLL方案
2、混频PLL方案(M/N环,相加环)
 PLL内下混频
 PLL外上混频
3、DDS+混频方案
4、DDS+PLL方案
 DDS作为PLL参考频率
 PLL内插DDS
 DDS作PLL程序分频
5、多PLL频率合成
二、点频源
第七章 设计实例
[此贴子已经被作者于2009-7-7 11:47:11编辑过] |